发明名称 有线数字电视中的自适应均衡电路
摘要 本发明公开了一种符合DVB-C标准的有线数字电视中的自适应均衡电路,此电路包含前馈抽头块运算电路(1),均衡Q路输出加法器(2),均衡I路输出加法器(3),判决电路(4),误差计算电路(5),量化电路(6),移位控制量加法电路(7)和后馈抽头块运算电路(8);通过量化电路(6)和移位控制量加法电路(7)来完成系数更新,并采用前馈抽头块运算电路(1)和后馈抽头块运算电路(8)的块处理方式,以上设计技术能有效的减少所需乘法器的数量,减低芯片设计的成本。本发明在保证性能的情况下能有效的减少实现的复杂度,同时通过星座图验证了电路的性能,结果表明能有效的消除码间干扰,具有实际的应用价值。
申请公布号 CN1889552A 申请公布日期 2007.01.03
申请号 CN200610040771.9 申请日期 2006.06.01
申请人 东南大学 发明人 吴建辉;黄伟;李红;张萌;时龙兴
分类号 H04L27/01(2006.01);H04N5/21(2006.01);H04N5/44(2006.01) 主分类号 H04L27/01(2006.01)
代理机构 南京经纬专利商标代理有限公司 代理人 陆志斌
主权项 1、一种有线数字电视中的自适应均衡电路,包括前馈抽头块运算电路(1),均衡Q路输出加法器(2),均衡I路输出加法器(3),判决电路(4),误差计算电路(5),量化电路(6),移位控制量加法电路(7)和后馈抽头块运算电路(8),带有码间干扰的第k+k1时刻I路抽头输入数据xI,k+k1和第k+k1时刻Q路抽头输入数据xQ,k+k1接第一个前馈抽头块运算电路(1),第一个前馈抽头块运算电路(1)的I路块输出yI,1接均衡I路输出加法器(3),Q路块输出yQ,1接均衡Q路输出加法器(2),第一个前馈抽头块运算电路(1)输出的第k+k1-2时刻I路数据xI,k+k1-2和第k+k1-2时刻Q路数据xQ,k+k1-2顺次地接第二个前馈抽头块运算电路,依此类推直到I路xI,k+1和Q路xQ,k+1接最后一个前馈抽头块运算电路,上述所有的前馈抽头块运算电路的I路输出都接均衡I路输出加法器(3),Q路输出都接均衡Q路输出加法器(2),此时均衡Q路输出加法器(2)的输出为第k时刻的均衡Q路输出值yQ,k,均衡I路输出加法器(3)的输出为第k时刻的均衡I路输出值yI,k,上述均衡Q路输出值yQ,k和均衡I路输出值yI,k分别输出至判决电路(4)和误差计算电路(5),判决电路(4)输出的第k时刻I路判决输出dI,k和Q路判决输出dQ,k,分别输入至误差计算电路(5)和后馈抽头块运算电路(8),误差计算电路(5)的输出为第k时刻的I路误差信号eI和Q路误差信号eQ,其分别输入至量化电路(6),量化电路(6)的输出为I路量化误差信号QeI和Q路量化误差信号QeQ,其分别输入至移位控制量加法电路(7),移位控制量加法电路(7)的另外两个输入为步长μLMS和μCMA,移位控制量加法电路(7)的输出为I路移位控制量SI和Q路移位控制量SQ,其分别输入至各个前馈抽头块运算电路(1)和各个后馈抽头块运算电路(8)中,第一个后馈抽头块运算电路(8)的I路块输出ZI,1接均衡I路输出加法器(3),Q路的块输出ZQ,1接均衡Q路输出加法器(2),第一个后馈抽头块运算电路(8)输出的第k-2时刻I路数据dI,k-2 和第k-2时刻Q路数据dQ,k-2顺次地接第二个后馈抽头块运算电路,依此类推直到I路第k-k2+1时刻数据dI,k-k2+1和Q路第k-k2+1时刻数据dQ,k-k2+1接最后一个后馈抽头块运算电路,上述所有的后馈抽头块运算电路的I路输出都接均衡I路输出加法器(3),Q路输出也都接均衡Q路输出加法器(2)。
地址 210096江苏省南京市四牌楼2号