主权项 |
1.一种降低记忆储存装置使用量之资料存取控制装置,其主要构造系包括有:一资料缓冲器,至少连接有一主机及一记忆储存装置,而可作为该两者间资料欲转存时之暂存放之用;一资料处理器,连接该资料缓冲器;一控制逻辑电路,可控制及驱动该资料处理器,而对存放于该资料缓冲器内之资料以交错分割处理方式成复数个资料栏者;一编码器,受控于该控制逻辑电路,而针对存放该资料缓冲器内之复数个资料栏适时附加至少一个之错误更正码;至少一错误更正码记录器,可暂时储存来自于该编码器之错误更正码;一解码器,受控于该控制逻辑电路,而可对附加于资料栏后之错误更正码予以解码处理,并存放于该错误更正码记录器中;及一错误更正逻辑电路,分别连接于该错误更正码记录器及资料处理间,受控于该控制逻辑电路而判别错误更正码是否为特定码,并可控制该资料处理器对错误之资料栏予以更正者。2.如申请专利范围第1项所述之资料存取控制装置,其中该控制逻辑电路内尚包括有一磁区指示器,分别连接于该资料缓冲器及资料处理器。3.如申请专利范围第1项所述之资料存取控制装置,其中该记忆储存装置系可为一快闪记忆体。4.如申请专利范围第1项所述之资料存取控制装置,其中该记忆储存装置系可为一矽碟机。5.如申请专利范围第1项所述之资料存取控制装置,其中该记忆储存装置系可为一磁楪机。6.如申请专利范围第1项所述之资料存取控制装置,其中该资料处理器受控于该控制逻辑电路而对存放于该资料缓冲器内之资料作分段处理时系以分割成四段为最佳。7.如申请专利范围第5项所述之资料存取控制装置,其中该错误更正码记录器亦以四个为最佳。8.一种降低记忆储存装置使用量之资料存取控制方法,其主要系包括有下列之步骤:(a).当资料欲储存时,利用资料处理器将资料磁区交错分成复数个资料栏;(b).利用编码器对每一资料栏后附加有相对之至少一个错误更正码;(c).将附加有错误更正码之资料储存于记储存装置中;(d).当资料欲读取时,将每一错误更正码经解码处理而存放于记录器中;(e).错误更正逻辑电路将比较该解码之错误更正码是否为正确之特定码;(f).若是,则控制资料处理器将正确之资料读取输出;及(g).若否,则控制资料处理器作相对之错误资料栏更正,且接续动作(f)。9.如申请专利范围第8项所述之资料存取控制方法,其中该步骤(a)之后尚可包括有一步骤(a1):利用一磁区批示器可指出正在存取及处理之资料栏。10.如申请专利范围第8项所述之资料存取控制方法,其中该步骤(a)中将交错分割之资料栏系以四个为最佳。图式简单说明:第一图:系为本发明控制装置之主要构造示意图。第二图:系经由本发明控制装置编码储存后之资料磁区示意图。第三图:系为本发明在欲储存资料时之流程示意图。第四图:系为本发明在欲读取资料时之流程示意图。 |