发明名称 I/O BUS CLOCK
摘要 Un fonctionnement entièrement synchrone est obtenu grâce à l'utilisation de signaux séparés de cadre et d'horloge dans chacune des deux directions relatives au processeur de canaux d'entrée/sortie (IOCP) (15), ces signaux étant commandés par l'IOCP (15). Les signaux d'horloge de transmission (à destination de l'extérieur) et de cadre (TCLK et TFRM) sont simplement envoyés sur deux lignes (25 et 27) depuis l'IOCP (15) vers les terminaisons de bus (31 et 32) à l'extrémité éloignée, les dispositifs périphériques (30a et 30b) étant reliés à ces lignes (25 et 27) en parallèle. Les signaux d'horloge de réception (en direction de l'intérieur) et de cadre (RCLK et RFM) ont origine également dans l'IOCP (15), mais leurs lignes (25 et 27) vont directement à l'extrémité éloignée (31 et 32) où elles sont retournées et renvoyées à l'IOCP (15), les dispositifs périphériques (30a et 30b) étant couplés à ces lignes (25 et 27) dans la séquence inverse. Cela permet d'obtenir une paire de signaux qui voyagent vers l'IOCP (15), l'un des signaux étant commandé par l'IOCP (15) pour la synchronisation des données à l'arrivée.
申请公布号 WO8400219(A1) 申请公布日期 1984.01.19
申请号 WO1983US00986 申请日期 1983.06.29
申请人 ELXSI 发明人 SMITH, GEHRARD, JIM;HOLLY, KENNETH
分类号 G06F13/42;(IPC1-7):06F3/00 主分类号 G06F13/42
代理机构 代理人
主权项
地址