发明名称 LOGIC CIRCUIT USING COMPLEMENTARY MIS TRANSISTOR
摘要 PURPOSE:To attain high integration by providing the 1st and 2nd MIS transistors which are different in conduction type.
申请公布号 JPS5413759(A) 申请公布日期 1979.02.01
申请号 JP19770079318 申请日期 1977.07.01
申请人 NIPPON TELEGRAPH & TELEPHONE 发明人 MURAMOTO SUSUMU
分类号 H01L27/00;H01L21/822;H01L21/8238;H01L27/04;H01L27/092;H01L29/78;H03K19/094;H03K19/0948 主分类号 H01L27/00
代理机构 代理人
主权项
地址