发明名称 電極積層方法
摘要 【課題】電極を積層した際の電極間における位置ズレを抑制することができる電極積層方法を提供する。【解決手段】この電極積層方法では、ベースセパレータの周縁部を重ね合わせて溶着することにより、袋状セパレータ13を形成する袋状化工程と、袋状セパレータ13で包まれた正極11と負極12とを、積層部40に交互に落下させて積層する積層工程と、を備える。袋状化工程では、袋状セパレータ13の周縁部21が曲がるように、ベースセパレータの重なり合う周縁部のうちの一方に他方よりも大きな熱量を加えてベースセパレータの重なり合う周縁部を溶着する。積層工程では、袋状セパレータ13の周縁部21の曲がり方向が積層部40の積層面41a側を向くように、袋状セパレータ13で包まれた正極11を積層する。【選択図】図7
申请公布号 JP2017041344(A) 申请公布日期 2017.02.23
申请号 JP20150161755 申请日期 2015.08.19
申请人 株式会社豊田自動織機 发明人 合田 泰之;浅井 真也;西原 寛恭
分类号 H01M10/04 主分类号 H01M10/04
代理机构 代理人
主权项
地址