发明名称 ニューラルネットワーク回路、およびその学方法
摘要 ニューロン数が多くてもパルスタイミングによる学動作を適切に行うことができるニューラルネットワーク回路およびその学方法を提供する。ニューロン回路(30)は、アナログパルス電圧(VPOST1)と、他のニューラルネットワーク回路素子(40)に第1入力信号(VPRE)として入力するためのスイッチングパルス電圧(VPOST2)とを生成する波形発生回路(33)を備え、シナプス回路(20)は、他のニューラルネットワーク回路素子(40)からの第1入力信号(VPRE)における入力許容期間、当該シナプス回路(20)と同じニューロン回路(30)で生成されたアナログパルス電圧(VPOST1)を当該シナプス回路(20)における抵抗変化素子(10)の第3端子(15)に入力するように構成され、入力許容期間におけるアナログパルス電圧(VPOST1)の大きさに依存して生じる第1端子(13)と第3端子(15)との間の電位差によって、抵抗変化素子(10)の抵抗値を変化させる。
申请公布号 JPWO2015001697(A1) 申请公布日期 2017.02.23
申请号 JP20140543376 申请日期 2014.05.15
申请人 パナソニックIPマネジメント株式会社 发明人 西谷 雄;金子 幸広;上田 路人
分类号 G06N3/04;G06G7/60;G06N3/063 主分类号 G06N3/04
代理机构 代理人
主权项
地址