发明名称 表示装置
摘要 従来よりも回路素子の数を増加させることなく、かつ、耐圧信頼性を低下させることなく、ゲートバスラインの全選択駆動を行うことができる表示装置を実現する。ゲートドライバ内のシフトレジスタを構成する段構成回路において、走査信号(OUT)をローレベルにするために設けられているQBノードをローレベルにするための薄膜トランジスタ(Tr4)および走査信号(OUT)をハイレベルにするために設けられているQノードをローレベルにするための薄膜トランジスタ(Tr3)のソース端子には、低電位電源として、全てのゲートバスラインを同時に選択状態にするための全選択信号(ALL−ON)が与えられる。ゲートドライバに低電位電源を供給する配線(ALL−ON配線)とゲートドライバ以外の回路に低電位電源を供給する配線(VSS配線)とは、互いに独立した電源線となっている。
申请公布号 JPWO2013146058(A1) 申请公布日期 2015.12.10
申请号 JP20140507575 申请日期 2013.02.28
申请人 シャープ株式会社 发明人 佐々木 寧;村上 祐一郎;山口 尚宏
分类号 G09G3/36;G02F1/133;G09G3/20 主分类号 G09G3/36
代理机构 代理人
主权项
地址