摘要 |
Wynalazek dotyczy sposobu i urzadzenia do zdalnego pomiaru odleglosci. Sposób polega na tym, ze sygnal z generatora pseudolosowego (103) doprowadzony do modulatora optycznego (106) opóznia sie w ukladzie opózniajacym (105) o czas ?S, korzystnie czas równy jednej czwartej czasu TC trwania jednego bitu sekwencji pseudolosowej, a sygnal elektryczny z fotodetektora (108) przetwarza sie z pomoca komparatora (109) na jednobitowy ciag cyfrowy, który próbkuje sie przerzutnikiem D (111), a nastepnie przemnaza sie go w pierwszej bramce XOR (112) przez opózniony o czas ?' (104) ciag pseudolosowy z generatora PN (103) i jednoczesnie przemnaza sie go w drugiej bramce XOR (113) przez opózniony o czas ?' (104) i dodatkowo o czas TC (110) ciag pseudolosowy z generatora PN (103), po czym wysokim stanem na wyjsciu pierwszej bramki XOR (112) aktywuje sie pierwszy licznik (114) i zlicza sie impulsy o czestotliwosci FS z generatora VCO (117) i jednoczesnie wysokim stanem na wyjsciu drugiej bramki XOR (113) aktywuje sie drugi licznik (115) i zlicza sie impulsy o czestotliwosci FS z generatora VCO (117), a nastepnie liczby zliczonych impulsów w pierwszym liczniku (114) i w drugim liczniku (115) przekazuje sie do nadrzednego ukladu sterujaco-przetwarzajacego (116), korzystnie mikrokontrolera. Urzadzenie charakteryzuje sie tym, ze wyjscie generatora pseudolosowego (103), korzystnie generatora ciagu maksymalnej dlugosci, jest polaczone z wejsciem ukladu opózniajacego (105), z którego opózniony sygnal podany jest do wejscia modulatora optycznego (106), jednoczesnie wyjscie ukladu fotodetektora (108) jest polaczone do wejscia odwracajacego komparatora (109), którego wyjscie wprowadzone jest na wejscie danych przerzutnika D (111), którego wejscie zegarowe polaczone jest z wyjsciem generatora VCO (117), a wyjscie zwarte jest z pierwszymi wejsciami pierwszej (112) i drugiej (113) bramki XOR, gdzie sygnal z wyjscia pierwszej bramki XOR (112) wprowadzony jest do wejscia zezwalajacego pierwszego licznika (114), a sygnal z wyjscia drugiej bramki XOR (113) wprowadzony jest do wejscia zezwalajacego drugiego licznika (115), jednoczesnie na wejscia zegarowe liczników (114) i (115) podany jest sygnal z wyjscia generatora VCO (117), a ich wyjscia polaczone sa do nadrzednego ukladu sterujacego (116), korzystnie mikrokontrolera, ponadto drugie wejscie pierwszej bramki XOR (112) polaczone jest z wyjsciem ukladu opózniajacego (104), a drugie wejscie drugiej bramki XOR (113) polaczone jest z wyjsciem dodatkowego ukladu opózniajacego (110). |