发明名称 |
LDPC的存储器使用方法、LDPC解码方法及其装置 |
摘要 |
一种低密度奇偶校验码(LDPC)的存储器使用方法、LDPC解码方法及其装置,适用于无线接收器中的解码过程。LDPC的存储器使用方法包括以下步骤。首先,决定解码过程中要在相同时间阶段进行的变量节点流程(VNP)或校验节点流程(CNP)。接着,将在相同时间阶段进行的VNP或CNP分配在不同的VNP群组或CNP群组中。再者,根据预期数据吞吐量选择存储器单元的折叠因子。然后,根据折叠因子与所分配的VNP群组或CNP群组,将存储器单元串联成多个并行处理存储器模块。 |
申请公布号 |
CN102158232A |
申请公布日期 |
2011.08.17 |
申请号 |
CN201010115295.9 |
申请日期 |
2010.02.11 |
申请人 |
凌阳科技股份有限公司 |
发明人 |
陈牧忠;巫秋田 |
分类号 |
H03M13/11(2006.01)I |
主分类号 |
H03M13/11(2006.01)I |
代理机构 |
北京戈程知识产权代理有限公司 11314 |
代理人 |
程伟;王锦阳 |
主权项 |
一种低密度奇偶校验码的存储器使用方法,适用于无线接收装置的解码过程,包括:决定该解码过程中要在一相同时间阶段一起进行的一或多个变量节点流程或一或多个校验节点流程;将在该相同时间阶段进行的该变量节点流程或该校验节点流程分配在不同的一变量节点流程群组或一校验节点流程群组中;根据一预期数据吞吐量选择所述存储器单元的一折叠因子;以及根据该折叠因子与所分配的该变量节点流程群组或该校验节点流程群组,将所述存储器单元串联成多个并行处理存储器模块。 |
地址 |
中国台湾新竹 |