发明名称 阵列式电子接点可靠性的测试方法及其测试结构
摘要 本发明提供一种阵列式电子接点可靠性的测试方法及其测试结构,其在一待测电子元件基板底部的第一接点群中,以螺旋状方式或有规律的连续式回路设计使每二毗邻的接点形成短路;并在一相对应的测试电路板基板表面的第二接点群中,以反螺旋状方式或有规律的反向连续式回路设计将其分组使每二毗邻的接点形成短路,且对应于待测电子元件第一接点群的短路则为开路;再利用复数导电接点导通第一接点群及第二接点群,进而依该测试电路板的分组路线而将偶数个导电接点串联成监测回路;连续测试每一该监测回路的电阻变化及其发生的异常事件,以据此判读得知某一特定监测回路的导电接点失效,达到导电接点多点式且为连续即时性的可靠性监控测试的功效。
申请公布号 CN1170165C 申请公布日期 2004.10.06
申请号 CN01141798.6 申请日期 2001.09.19
申请人 陈振贤 发明人 陈振贤;章厚昆
分类号 G01R31/00;G01R31/02;G01R31/26 主分类号 G01R31/00
代理机构 北京三友知识产权代理有限公司 代理人 李强
主权项 1.一种阵列式电子接点可靠性的测试方法,其特征是:包括下列步骤:(a)提供一待测电子元件,在该待测电子元件基板底部的第一接点群中,以螺旋状方式或有规律的连续式回路设计使每二毗邻的接点以短路、开路相间隔的方式形成一简单且标准的有序结构设计;(b)提供一相对测试电路板,于该测试电路板的基板表面设有第二接点群,并以反螺旋状方式或有规律的反向连续式回路设计将其分组,每一组的两端接点分别为电流输入端及接地端,并使每一组中每二毗邻的接点形成短路、开路相间隔的排列,且其对应于该待测电子元件第一接点群的短路接点则为开路接点;(c)利用多个导电接点将该待测电子元件安装于该测试电路板上,使每一导电接点位于第一接点群的一接点与第二接点群对应接点之间,通过该导电接点导通该第一接点群及第二接点群,进而依该测试电路板的分组而将多个导电接点串联成一回路以形成多数个监测回路;以及(d)测试每一该监测回路的电阻变化。
地址 台湾省新竹市