发明名称 多输入数据与多输出数据的维特比译码装置与译码方法
摘要 本发明涉及多输入数据与多输出数据的维特比译码装置与译码方法,译码方法包括提供多组目标位准值;将连续接收到的多个输入数据,分别与其相对应的多组目标位准值进行分支赋距计算,输出多个分支赋距值;对这些分支赋距值分别进行累加运算,得到多个分支赋距累加值,并分组进行大小比较后,产生多个控制信号与多个最小分支赋距累加值;分别储存这些累加值且回传以作为下一次的累加运算;以及对应这些控制信号的控制而记录代表输出数据状态变化的多个可能路径,再根据这些最小累加值,决定出这些可能路径的组合作输出。本发明仅用一个维特比译码装置就能一次输出两个甚至更多的读取信号值,达成快速译码的目的,可应用于磁盘系统或是光盘系统中。
申请公布号 CN1395370A 申请公布日期 2003.02.05
申请号 CN02126246.2 申请日期 2002.07.17
申请人 威腾光电股份有限公司 发明人 马清文;郑朝隆
分类号 H03M13/41;H03M13/00;G11B20/10 主分类号 H03M13/41
代理机构 隆天国际专利商标代理有限公司 代理人 楼仙英;陈红
主权项 1.一种多输入数据与多输出数据的维特比译码装置,其特征在于,该装置包括:一分支赋距计算电路,是将所连续接收到的多个输入数据,分别与其相对应的多组目标位准值进行分支赋距计算,进而输出多个分支赋距值;一累加-比较-选择单元,电连接于该分支赋距计算电路,接收这些分支赋距值后分别进行累加运算而得到多个分支赋距累加值,并分组进行分支赋距累加值大小比较后,输出多个控制信号与多个最小分支赋距累加值;一赋距缓存器,电连接于该累加-比较-选择单元,分别接收并储存这些最小分支赋距累加值,并将这些最小分支赋距累加值回传至该累加-比较-选择单元,以进行下一次的累加运算;一幸存存储单元,连接该累加-比较-选择单元,对应这些控制信号而记录并输出有代表输出数据状态变化的多个可能路径;以及一决定单元,连接于该幸存存储单元与该赋距缓存器,根据这些最小分支赋距累加值,决定幸存存储单元的这些可能路径的组合来作为输出。
地址 台湾省台北