发明名称 包含一滙流排导体之电路和一滙流排介面电路
摘要 不同电路组件可以透过一汇流排导体通信。一个电路组件包括一介面级,其电晶体耦合于汇流排导体和电源端之间。当一另一电路组件将汇流排导体上之电位拉至超过电源之电位,在电晶体控制极上之电位亦会随着拉高。介于控制极和其余电路组件之连接即被关闭,不论其余电路组件之状态为何。这些组件包括,例如一项与连同电晶体形成之一反相器成反平行连接之反相器,这些反相器因而共同组成一汇流排保持电路。
申请公布号 TW318913 申请公布日期 1997.11.01
申请号 TW085115039 申请日期 1996.12.05
申请人 飞利浦电子股份有限公司 发明人 玛斯杰亚历山大亨德瑞克斯艾莫斯;玛瑞纳斯亚诺杜斯威希姆斯凡登布克
分类号 G06F3/00 主分类号 G06F3/00
代理机构 代理人 陈长文 台北巿敦化北路二○一号七楼
主权项 1.一种电路,包含一滙流排导体和一连接至滙流排导体之介面级,该电路在过压状态中能将滙流排导体拉至介面级之电源范围外之滙流排电位,该介面级包括一输出电晶体,具有一耦合于滙流排导体和一电源端之间主要电流通路,以用于电源范围之电极;配接装置,以配接控制极上之控制电位使输出电晶体在过压状态时不会接通;一控制电路;一交换元件,该控制电路之一输出透过该交换元件耦合至输出电晶体之控制电极,其特征在于该介面级包含以依滙流排电位侦测过压状态之侦测装置,该侦测装置耦合至交换元件之一控制输出,以关闭交换元件而回应该侦测。2.如申请专利范围第1项之电路,其特征为该控制电路藉由一输入耦合至滙流排导体,并在其输入和输出之间具有一逻辑反相转移功能。3.如申请专利范围第1项或第2项之电路,其特征在于该侦测装置包含一与输出电晶体具有相同电极之侦测电晶体,该侦测电晶体之一控制电极耦合至电源端,同时该侦测电晶体之一主要电源通路至少在过压状态中,耦合于滙流排导体和交换元件之控制输入之间。4.如申请专利范围第3项之电路,其特征在于该交换元件包含其电极与输出电晶体电极互补之接面电晶体,其主要电源通路耦合于控制电路之输出和输出电晶体之控制极之面,同时该侦测电晶体透过一反相电路耦合至接面电晶体之控制极。5.如申请专利范围第4项之电路,其特征在于该介面级包含一具有一主要电流通路耦合于一另一电源端和一反相电路之输入之间之侦测负载电晶体,该侦测负载电晶体之一控制极耦合至该反相电路之一输出。6.如申请专利范围第5项之电路,其特征在于该交换元件包含其电极与输出电晶体之电极相同之另一接面电晶体,一主要电流通路平行连接至接面电晶体之主要控制电路,以及一耦合至滙流排导体之控制极。7.如申请专利范围第1项之电路,其特征在于该介面电路包含一具有一输出耦合至输出电晶体闸背之闸背偏压电路,该闸背偏压电路包含一具有一主要电流通路耦合于滙流排导体和闸背偏压电路输出之间之第一偏压电晶体,以及一耦合至电源端之控制极。8.如申请专利范围第7项之电路,其中该闸背偏压电路包含一具有主要电流通路耦合于电源端和闸背偏压电路间之第二偏压电晶体,以及一控制极耦合至一介于侦测电晶体之主要电流通路和交换元件之控制输入间之节点。9.如申请专利范围第1项之电路,其中控制电路之输出系耦合至一逻辑处理电路之输入。图示简单说明:图形显示根据本发明之一电路。
地址 荷兰