发明名称 |
AD信号采集处理系统 |
摘要 |
本发明公开了AD信号采集处理系统,所述系统包括:第一信号采集卡、第二信号采集卡、第一FPGA模块、第二FPGA模块、CPU处理器,其中,所述第一信号采集卡与所述第一FPGA模块连接,所述第二信号采集卡与所述第二FPGA模块连接,所述第一FPGA模块和所述第二FPGA模块均与所述CPU处理器连接,所述第一信号采集卡采集AD信号后传输给所述第一FPGA模块进行预处理,所述第一FPGA模块预处理后将信号传递给所述CPU处理器进行处理;所述第二信号采集卡采集AD信号后传输给所述第二FPGA模块进行预处理,所述第二FPGA模块预处理后将信号传递给所述CPU处理器进行处理,实现了系统设计合理,成本较低,功能多样的技术效果。 |
申请公布号 |
CN105827242A |
申请公布日期 |
2016.08.03 |
申请号 |
CN201610163781.5 |
申请日期 |
2016.03.22 |
申请人 |
成都普诺科技有限公司 |
发明人 |
夏思宇;吴东;荣彬杰 |
分类号 |
H03M1/12(2006.01)I |
主分类号 |
H03M1/12(2006.01)I |
代理机构 |
|
代理人 |
|
主权项 |
AD信号采集处理系统,其特征在于,所述系统包括:第一信号采集卡、第二信号采集卡、第一FPGA模块、第二FPGA模块、CPU处理器,其中,所述第一信号采集卡与所述第一FPGA模块连接,所述第二信号采集卡与所述第二FPGA模块连接,所述第一FPGA模块和所述第二FPGA模块均与所述CPU处理器连接,所述第一信号采集卡采集AD信号后传输给所述第一FPGA模块进行预处理,所述第一FPGA模块预处理后将信号传递给所述CPU处理器进行处理;所述第二信号采集卡采集AD信号后传输给所述第二FPGA模块进行预处理,所述第二FPGA模块预处理后将信号传递给所述CPU处理器进行处理。 |
地址 |
610000 四川省成都市高新区(西区)天目路77号保利香槟国际7栋1单元4层415号 |