发明名称 通用可规划半导体处理系统之架构及其方法
摘要 一种于一半导体处理系统最佳化一组步骤之方法,该半导体处理系统包含一软体控制程式,其中该半导体处理系统包括一第一功能、一第二功能、及一第三功能,以及进一步包括一记忆体供储存一组变数,其中该组步骤进一步包括一第一步骤、一第二步骤及一第三步骤。本发明包括于编辑器应用程式产生该第一步骤,其中该第一功能系加至该第一步骤,以及若有所需,加上一第一组使用者输入指令。本发明也包括于该编辑器应用程式产生该第二步骤,其中该第二功能系加至该第二步骤,以及若有所需加上一第二组使用者输入指令;以及于该编辑器应用程式产生该第三步骤,其中该第三功能系加至该第三步骤,以及若有所需加上一第三组使用者输入指令。本发明进一步包括以适当顺序安置该第一步骤、第二步骤及第三步骤;移转该组步骤至该半导体处理系统;执行该组步骤;储存一组结果于该组变数;以及若有所需由该组变数产生一报告。
申请公布号 TWI385703 申请公布日期 2013.02.11
申请号 TW093116542 申请日期 2004.06.09
申请人 兰研究公司 美国 发明人 派崔克 罗杰;王 文生;黄忠厚
分类号 H01L21/00 主分类号 H01L21/00
代理机构 代理人 恽轶群 台北市松山区南京东路3段248号7楼;陈文郎 台北市松山区南京东路3段248号7楼
主权项
地址 美国