发明名称 振荡器电路
摘要 将奇数个级数的反相延迟电路连结成环形可构成一个振荡电路,而这些反相延迟电路包含若干个反相元件,例如,反相器INV1,INV2和INV3以及与这些反相元件之输出端子相连的延迟元件D1,D2和D3,在各个延迟元件中,电容器系依据反相器的输出信号准位予以充放电,而此电容器的电压及参考电压系利用一个比较电路进行比较,而依据此比较结果所得之信号被输入至下一级的反相延迟电路,因此,可藉由控制该延迟元件的充电电流而控制延迟时间,同时,亦可藉此控制振荡频率,因此可取得高品质的控制特性,增大变异的范围,并且减少飘移(jitter)。
申请公布号 TW454385 申请公布日期 2001.09.11
申请号 TW087106090 申请日期 1998.04.21
申请人 苏妮股份有限公司 发明人 小松祯浩
分类号 H03K3/03 主分类号 H03K3/03
代理机构 代理人 林志刚 台北巿南京东路二段一二五号七楼
主权项 1.一种振荡器电路,包含至少为3的奇数个反相延迟电路,每一个反相延迟电路具有一个反相元件和一个与此反相元件输出端相连的延迟元件,此反相延迟电路系连结成环形。2.如申请专利范围第1项中的振荡器电路,其中的反相元件包含一个差动放大器电路。3.如申请专利范围第1项中的振荡器电路,其中的延迟元件包含:一个依据输入信号进行充放电的电容,以及一个用以供给充电电流给上述电容的电流源。4.如申请专利范围第3项中的振荡器电路,亦具有一个用以比较上述延迟元伴之输出信号与一预设参考电压的比较电路,且依据比较的结果,输出一个信号准位。5.一种振荡器电路具有:一奇数数目的反相延迟电路,各个延迟电路具有一个反相元件和一个与此反相元件输出端相连的延迟元件,以及至少一个非反相延迟电路,此非反相延迟电路包含一个缓冲器和一个与此缓冲器输出端相连的延迟元件,此奇数数目的反相延迟电路和至少一个非反相延迟电路系连结成环形。6.如申请专利范围第5项中的振荡器电路,其中的反相元件和缓冲器是由差动放大器电路所构成。7.如申请专利范围第5项中的振荡器电路,其中的延迟元件包含:一个依据一输入信号进行充放电的电容,以及一个用以供应充电电流给电容器的电流源。8.如申请专利范围第7项中的振荡器电路,亦包含一个比较电路,用以比较延迟元件之输出信号与一预设的参考电压,并依据此比较的结果,输出一个信号准位。9.如申请专利范围第6项中的振荡器电路,其至少具有3个反相延迟电路。10.一种振荡器电路,具有奇数级的反相延迟电路,这些延迟电路连接成环状,各个反相延迟电路具有一个比较装置,用以比较一个输入信号和一个预设的参考信号,以及一个电容元件,依据上述比较装置的比较结果,控制此电容元件的充放电。11.如申请专利范围第10项中的振荡器电路,其中的比较装置具有一个差动放大器电路,其中的一个输入端子作为信号的输入,而另一个输入端子则用以输入参考信号。12.如申请专利范围第10项中的振荡器电路,亦包含一个依据上述差动放大器电路之输出信号以输出一信号的缓冲器电路,进而控制此电容元件的充放电。13.如申请专利范围第12项中的振荡器电路,其中的缓冲器电路是由一个射极随耦器所构成。14.如申请专利范围第10项中的振荡器电路,亦包含一个用以提供参考电压的参考电压产生电路。15.如申请专利范围第10项中的振荡器电路,其中用以提供电源电压的电源供应线和用以提供一共用电压的共用电压线系各别单独地提供给各级反相延迟电路。16.如申请专利范围第10项中的振荡器电路,其中用以产生参考电压的参考电压产生电路仅存在于各级反相延迟电路中。图式简单说明:第一图显示习知技术中一环形振荡电路的电路图;第二图显示习知技术中构成振荡电路的反相元件电路图;第三图A至第三图C是习知技术中振荡电路的工作波形;第四图系依据本发明的第1个实施例,显示构成一振荡电路的一个反相延迟电路之电路图;第五图A至第五图D系针对第四图中的振荡电路,显示其工作的信号波形;第六图系依据本发明的第2个实施例,显示构成一振荡电路之非反相延迟电路的电路图;第七图A至第七图C系针对第六图中的振荡电路,显示其工作的信号波形;第八图A至第八图B系依据本发明的第3个实施例,显示一振荡电路的电路图以及一反相延迟电路和一非反相延迟电路的等效电路;第九图系显示一具有三级反相延迟电路的振荡电路电路图;第十图A至第十图F系针对第九图中的振荡电路,显示其工作的波形;第十一图系显示一具有二级非反相延迟电路及一级反相延迟电路的振荡电路电路图;第十二图A至第十二图F系针对第十一图中的振荡电路,显示其工作的波形;第十三图A至第十三图B中的波形系用以说明振荡电路中飘移现象发生的原理;第十四图A至第十四图L中的波形为一具有稳定振荡动作及发生飘移的振荡电路所有;第十五图显示一具有一级非反相延迟电路及三级反相延迟电路之振荡电路电路图;第十六图A至第十六图H系针对第十五图中的振荡电路,显示其工作的波形;第十七图显示一具有5级反相延迟电路的振荡电路电路图;第十八图A至第十八图J系针对第十七图中的振荡电路,显示其工作的波形;第十九图显示具有二级非反相延迟电路及三级反相延迟电路的振荡电路电路图;第二十图A至第二十图J系针对第十九图中的振荡电路,显示其工作的波形;第二十一图显示另一振荡电路组态实例的电路图,此振荡电路具有二级非反相延迟电路和三级的反相延迟电路;第二十二图A至第二十二图J系针对第二十一图中的振荡电路,显示其工作的波形;第二十三图A至第二十三图B显示反相和非反相延迟电路的标记;第二十四图为一具有三级反相延迟电路的振荡电路电路图;第二十五图为一具有4级结构的振荡电路电路图,其中包含一级的非反相延迟电路和三级的反相延迟电路;第二十六图A至第二十六图C系显示三个具有5级架构之振荡电路实例的电路图;第二十七图A至第二十七图E系显示5个具有6级架构之振荡电路实例的电路图;第二十八图系显示本发明第4个实施例的振荡电路电路图,此电路具有三级的反相延迟电路;第二十九图A至第二十九图F为一振荡电路的工作波形,此时的参考电压设定为最大准位的3/4;第三十图显示一具有三级反相延迟电路的振荡电路电路图;第三十一图A至第三十一图F为一振荡电路的工作波形,此时的参考电压设定为最大准位的1/4;第三十二图系依据本发明的第5个实施例,显示一振荡电路的电路图,而此电路组态具有三级的反相延迟电路;第三十三图为第5实施例中一具体组态的电路图;第三十四图A至第三十四图C为第5实施例中振荡电路的工作波形;第三十五图系依据本发明的第6个实施例,显示一振荡电路的电路图,此电路组态包含三级的反相延迟电路;第三十六图系针对第5个实施例的组态,显示一具体实例的电路图;第三十七图为一理想化不具杂讯的波形;以及第三十八图的波形为存在有杂讯且因此而发生飘移的状况。
地址 日本