发明名称 一种基于DVB‑S2标准多码率兼容的LDPC编码器
摘要 本发明提供了一种基于DVB‑S2标准多码率兼容的LDPC编码器,包括控制信号生成单元和校验比特更新单元;所述控制信号生成单元根据设定的编码码率和编码起始标识信号产生用于控制整个编码器运转的状态控制信号、每一输入的待编码信息比特对应于DVB‑S2标准所提供的地址表中对应行的若干地址、该编码码率对应的控制标识信号,并输出至校验比特更新单元;所述的校验比特更新单元通过状态控制信号和控制标识信号的控制,将待编码信息比特与其对应的若干地址中读取的校验比特进行模二加运算,并将运算结果写入原地址。本发明通过将控制单元和运算单元分离设计,实现了多种码率兼容的LDPC编码器,只需要在外部接口设置相应的编码码率,即可完成相应码率的编码运算。
申请公布号 CN106506010A 申请公布日期 2017.03.15
申请号 CN201610901130.1 申请日期 2016.10.17
申请人 中国科学院国家空间科学中心 发明人 燕威;李炯卉;朱岩;熊蔚明
分类号 H03M13/11(2006.01)I 主分类号 H03M13/11(2006.01)I
代理机构 北京方安思达知识产权代理有限公司 11472 代理人 王宇杨;陈琳琳
主权项 一种基于DVB‑S2标准多码率兼容的LDPC编码器,其特征在于,包括控制信号生成单元和校验比特更新单元;所述控制信号生成单元根据设定的编码码率和编码起始标识信号产生用于控制整个编码器运转的状态控制信号、每一输入的待编码信息比特对应于DVB‑S2标准所提供的地址表中对应行的若干地址、该编码码率对应的控制标识信号,并输出至校验比特更新单元,所述的若干地址表示所述编码码率下LDPC的编码帧校验区域中校验比特的位置;所述的校验比特更新单元通过状态控制信号和控制标识信号的控制,将待编码信息比特与其对应的若干地址中读取的校验比特进行模二加运算,并将运算结果写入原地址。
地址 100190 北京市海淀区中关村南二条1号