发明名称 多总线嵌入式处理装置
摘要 本发明公开了多总线嵌入式处理装置,包括:在母板上配置可扩展处理器,该处理器的可编程逻辑部分中包括:主程序单元,其中,在母板上还包括:数据采集子卡接口;主程序单元包括:数据采集模块,数据采集模块与数据采集子卡接口连接,主程序单元轮训数据采集子卡接口,若与数据采集子卡连接,则数据采集模块运行数据采集子卡中的程序。解决了系统运行速度受限、系统不具有可重构性的问题。因此,满足了系统重构的需求,同时由于子卡所需费用远低于母板,从而降低了设备的使用成本,提高了系统的可复用性能。
申请公布号 CN103207852A 申请公布日期 2013.07.17
申请号 CN201310113991.X 申请日期 2013.04.03
申请人 北京华清瑞达科技有限公司 发明人 朱骏;胡小华;吴骁飚;邓耿玮
分类号 G06F15/76(2006.01)I;G06F13/20(2006.01)I 主分类号 G06F15/76(2006.01)I
代理机构 北京商专永信知识产权代理事务所(普通合伙) 11400 代理人 方挺;葛强
主权项 多总线嵌入式处理装置,包括:在母板上配置可扩展处理器,该处理器的可编程逻辑部分中包括:主程序单元,其特征在于,在所述母板上还包括:数据采集子卡接口;所述主程序单元包括:数据采集模块,所述数据采集模块与所述数据采集子卡接口连接,所述主程序单元轮训所述数据采集子卡接口,若与数据采集子卡连接,则所述数据采集模块运行所述数据采集子卡中的程序。
地址 100085 北京市海淀区学清路九号汇智大厦B座1102室