发明名称 接收机及数据处理的方法
摘要 本发明公开了一种接收机及数据处理的方法,属于通信技术领域。接收机包括:系统级芯片和存储器,系统级芯片通过外部缓存总线与存储器相连;系统级芯片包括LLR子系统、控制器、速率匹配模块、增量冗余合并IR重构模块及合并器,LLR子系统分别与控制器及速率匹配模块相连,控制器与IR重构模块相连,速率匹配模块及IR重构模块分别与合并器相连,控制器将LLR子系统解调到的数据块当前对应的LLR数据存入存储器,在数据块为重传数据块时将存储器存储的数据块历史对应的LLR数据调入IR重构模块。可以降低接收机的成本,控制器将数据块当前对应的LLR数据存入存储器,可以降低单次存储的数据量,减少系统级芯片对外部存储器访问的数据带宽。
申请公布号 CN103001738A 申请公布日期 2013.03.27
申请号 CN201210483092.4 申请日期 2012.11.23
申请人 华为技术有限公司 发明人 刘宇;刘瑛
分类号 H04L1/00(2006.01)I 主分类号 H04L1/00(2006.01)I
代理机构 北京三高永信知识产权代理有限责任公司 11138 代理人 朱雅男
主权项 一种接收机,其特征在于,所述接收机包括:系统级芯片和存储器,所述系统级芯片通过外部缓存总线与所述存储器相连;所述系统级芯片包括对数似然比LLR子系统、控制器、速率匹配模块、增量冗余合并IR重构模块及合并器,其中,所述LLR子系统分别与所述控制器及所述速率匹配模块相连,所述控制器还与所述IR重构模块相连,所述速率匹配模块及所述IR重构模块分别与所述合并器相连;所述LLR子系统,用于对当前接收到的由发射机发送的数据块进行解调,得到所述数据块当前对应的LLR数据,并将所述数据块当前对应的LLR数据输出给所述速率匹配模块;所述控制器,用于将所述LLR子系统解调到的所述数据块当前对应的LLR数据,存入所述存储器;所述控制器,还用于当所述数据块为所述发射机重传的数据块时,将所述存储器存储的所述数据块历史对应的LLR数据,调入所述IR重构模块;所述速率匹配模块,用于对所述LLR子系统输出的所述数据块当前对应的LLR数据进行速率匹配,得到第一处理结果,并将所述第一处理结果输出给所述合并器;所述IR重构模块,用于分别对所述控制器调入的所述数据块历史对应的LLR数据进行速率匹配及合并处理,得到第二处理结果,并将所述第二处理结果输出给所述合并器;所述合并器,用于将对所述速率匹配模块输出的第一处理结果,及所述IR重构模块输出的第二处理结果进行合并。
地址 518129 广东省深圳市龙岗区坂田华为总部办公楼