摘要 |
Signalprozessor (200) zur Rekonstruktion hochfrequenter Empfangssignale, umfassend eine Vielzahl aktiver Schaltungskomponenten (103, 104), von denen je zwei über ein Verzögerungselement (202) gekoppelt sind, sowie Anzapfungen (205) zwischen je zwei Verzögerungselementen (202), bei dem – die aktiven Schaltungskomponenten (103, 104) auf mindestens einem Halbleiterchip (220) angeordnet sind, – die Verzögerungselemente (202) in Form von transmission lines als passive Verzögerungsleitungen auf einer mit dem Halbleiterchip (220) elektrisch und mechanisch gekoppelten Leiterplatte (230) angeordnet sind, und bei dem – die Verzögerungselemente (202) auf der Leiterplatte (230) für eine jeweilige Anzapfung (205) eine jeweilige elektrische Verbindung mit dem Halbleiterchip (220) aufweisen.
|