发明名称 模拟/数字转换电路
摘要 本发明提供一种A/D转换电路,该电路是可缩短转换时间而不增加布局面积和消耗电流的多输入的A/D转换电路。当二进制计数器(30)的最上位(b8)为“L”时,各输入信号(INi)被取样/保持部(10)取样,保持在各数据保持部(50i)内的数字信号(Di)被选择器60依次选择而输出。当最上位(b8)为“H”时,各输入信号(INi)作为模拟信号(Ai)被保持,并与在DAC(20)中根据数字信号(DIG)所生成的基准电压(REF)进行比较。当从比较器(50i)所输出的判定信号(Ri)从“L”变化到“H”时,此时的数字信号(DIG)作为数字信号(Di)被保持在各数据保持部(50i)内。
申请公布号 CN101018058B 申请公布日期 2012.06.20
申请号 CN200710006971.7 申请日期 2007.01.31
申请人 冲电气工业株式会社 发明人 山田敏己
分类号 H03M1/46(2006.01)I;H03M1/12(2006.01)I 主分类号 H03M1/46(2006.01)I
代理机构 北京三友知识产权代理有限公司 11127 代理人 黄纶伟
主权项 一种模拟/数字转换电路,其特征在于,该模拟/数字转换电路具有:取样/保持部,其在取样期间,把m个模拟输入信号经由开关分别提供给对应的电压保持用的电容器,并在保持期间,切断该开关而利用缓冲放大器把保持在该电容器内的电压作为模拟电压来输出;数字/模拟转换器,其在保持期间,根据数字值生成呈n级的阶梯状增加或减少的基准电压;m个比较器,其与上述输入信号对应地设置,在保持期间把上述基准电压与从上述缓冲放大器所输出的模拟电压进行比较来输出判定信号;m个数据保持部,其与上述比较器对应地设置,在保持期间把从该比较器所输出的判定信号发生变化时的上述数字值作为数字信号来保持;选择器,其在取样期间,根据上述数字值依次选择保持在上述m个数据保持部内的数字信号来进行输出;以及计数器,其在取样期间,与时钟信号同步地从0至少计数到m‑1,把该计数值作为上述数字值来输出,并在保持期间,与该时钟信号同步地从0至少计数到n‑1,把该计数值作为该数字值来输出;其中,m、n是复数。
地址 日本东京