发明名称 |
一种集成电路的通用测试系统和方法 |
摘要 |
本发明公开了一种集成电路的通用测试系统,包括依次连接的主控模块、测试功能模块和测试资源总线,测试功能模块通过测试资源总线提供给被测集成电路测试资源,主控模块包括MCU和FPGA或者PC和FPGA,MCU或者PC用于测试流程控制,FPGA用于测试功能模块的操作及测试结果数据的处理,MCU和FPGA或者PC和FPGA通过通讯协议总线连接;本发明可使MCU从复杂的测试数据处理及测试功能模块的具体功能控制中解脱,只单一的处理控制流程,可有效降低对MCU的性能要求;FPGA可根据不同集成电路测试要求提供可供二次开发的用户定制测试功能,以达到更好的灵活通用及高效开发的目的,这样可以有效的提高测试的效率。 |
申请公布号 |
CN101666855A |
申请公布日期 |
2010.03.10 |
申请号 |
CN200910059191.8 |
申请日期 |
2009.05.06 |
申请人 |
和芯微电子(四川)有限公司 |
发明人 |
徐非 |
分类号 |
G01R31/317(2006.01)I |
主分类号 |
G01R31/317(2006.01)I |
代理机构 |
成都天嘉专利事务所(普通合伙) |
代理人 |
徐 丰 |
主权项 |
1、一种集成电路的通用测试系统,包括依次连接的主控模块、测试功能模块和测试资源总线,所述测试功能模块通过测试资源总线提供给被测集成电路测试资源,其特征在于:所述主控模块包括MCU和FPGA或者PC和FPGA,MCU或者PC用于测试流程控制,FPGA用于测试功能模块的操作及测试结果数据的处理,MCU和FPGA或者PC和FPGA通过通讯协议总线连接。 |
地址 |
610041四川省成都市高新区孵化园7号楼409室 |