发明名称 数位延迟闭锁回路及其控制方法
摘要 提供一种数位延迟闭锁回路(DLL),其能藉预测及侦测一最大抖动时序而使抖动减至最小,该数位闭锁回路包含:一时脉产生器,用于产生一来源时脉及一参考时脉;一延迟线,配置有复数个单位延迟器,用于延迟该来源时脉一预定的时间;一延迟模型,用于反映一实际内部电路之延迟时间于该延迟线之输出;一相位比较器,用于比较该参考时脉的相位与一输出自该延迟模型之回授时脉的相位;一抖动侦测器,用于侦测一最大抖动时序以回应一输出自该相位比较器之相位比较信号,及产生一多重延迟致能信号;以及一延迟控制器,用于藉单位延迟单元或多重延迟单元来控制该延迟线之延迟量,以回应该相位比较信号及该多重延迟致能信号。
申请公布号 TWI319936 申请公布日期 2010.01.21
申请号 TW092137027 申请日期 2003.12.26
申请人 海力士半导体股份有限公司 发明人 金敬勋
分类号 H03L7/081 主分类号 H03L7/081
代理机构 代理人 何金涂
主权项 一种数位延迟闭锁回路(DLL),包含:一时脉产生手段,用于产生一来源时脉及一参考时脉;一延迟线,配置有复数个单位延迟器,用于延迟该来源时脉一预定时间;一延迟模型,用于反映一实际内部电路之延迟时间于该延迟线之输出;一相位比较手段,用于比较该参考时脉之相位与一输出自该延迟模型之回授时脉的相位;一抖动侦测手段,用于侦测一最大抖动时序以回应一输出自该相位比较手段之相位比较信号,及产生一多重延迟致能信号,其中该抖动侦测手段于当该相位比较信号在N位元期间维持落后或超前状态之一及该状态改变时,启动该多重延迟致能信号;以及一延迟控制手段,用于藉单位延迟单元或多重延迟单元控制该延迟线之延迟量,以回应该相位比较信号及该多重延迟致能信号。
地址 南韩