发明名称 一种PC时序分析仪
摘要 本发明公开了一种PC时序分析仪,属于虚拟仪器技术领域。本发明使用方法简单、成本低廉,其与微机的数据传输采用串行接口方式,实现流程控制与逻辑处理的分离。本发明包括串口电压变换器、主控单片机、逻辑控制器、高速存储器和采样数据接口,采样时钟。串口电压变换器一端连接到微机,另一端连接到主控单片机;主控单片机一端通过控制总线连接到逻辑控制器,另一端通过数据总线连接到高速存储器及采样数据接口;逻辑控制器一端通过地址总线连接到高速存储器,另一端连接到采样时钟部分。
申请公布号 CN1480856A 申请公布日期 2004.03.10
申请号 CN02129348.1 申请日期 2002.09.04
申请人 清华同方股份有限公司 发明人 杨春武;冯一兵;万韬
分类号 G06F13/14 主分类号 G06F13/14
代理机构 代理人
主权项 1.一种PC时序分析仪,其特征在于,它包括串口电压变换器(U3)、主控单片机(U1)、逻辑控制器(U4)、采样时钟(U7)、高速存储器(U5)和采样数据接口(U6),微机输入的命令通过微机串口传输到串口电压变换器(U3),串口电压变换器(U3)将串口传输线上的传输电平转换为TTL标准电平并将其传输到主控单片机(U1)上;主控单片机(U1)接收到命令后经过其内部预先编写存储的处理程序向逻辑控制器(U4)发出采样控制信号;逻辑控制器(U4)接收到的信号控制其内部预先固化的逻辑电路对采样时钟(U7)进行分频并用分频后的时钟控制高速存储器(U5)的写信号和采样数据接口(U6)的使能信号,另外逻辑控制器(U4)还产生控制高速存储器(U5)的地址信号,写信号、地址信号、使能信号配合使高速存储器(U5)保存采样数据,在逻辑控制器(U4)执行采样命令结束后向主控单片机(U1)发送采样结束信号;主控单片机(U1)接收到采样结束信号后经过处理程序向逻辑控制器(U4)发出数据传输控制信号;逻辑控制器(U4)接收到的信号控制其内部逻辑电路产生控制采样数据接口(U6)的使能信号,并根据主控单片机(U1)的读信号产生控制高速存储器(U5)的地址信号,读信号与地址信号配合使高速存储器(U5)发送数据;数据由主控单片机(U1)读入并进行处理后发送到串口电压变换器(U3);串口电压变换器(U3)将TTL标准电平变换为串口传输电平后通过微机串口,发送给微机。
地址 100084北京市2670信箱