发明名称 液晶显示器之电晶体阵列电路
摘要 一种液晶显示器之电晶体阵列电路,包括至少一列像素及一第一、第二连接部。其中,每一像素具有一电晶体、一与该电晶体之汲极电性连接之像素电极及一与该像素电极间形成一电容之共通电极。第一及第二连接部则分别横跨该列像素之两侧,且该列像素中每两个相邻像素之共通电极分别连接至第一及第二连接部。
申请公布号 TW493158 申请公布日期 2002.07.01
申请号 TW090112892 申请日期 2001.05.29
申请人 瀚宇彩晶股份有限公司 发明人 林圣贤;施博盛
分类号 G09G3/36 主分类号 G09G3/36
代理机构 代理人 洪澄文 台北巿信义路四段二七九号三楼
主权项 1.一种液晶显示器之电晶体阵列电路,包括:一基底,定义有至少一列像素,每一像素包括:一电晶体;一像素电极,与该电晶体之汲极电性连接;一共通电极,与该像素电极间形成一电容;以及一第一及第二连接部,分别横跨该列像素之两侧,且该列像素中每两个相邻像素之共通电极分别连接至该第一及第二连接部。2.如申请专利范围第1项所述之电路,其中更包括一闸极信号线,电性连接至每一像素之电晶体闸极。3.如申请专利范围第2项所述之电路,其中该闸极信号线系藉由介层孔与该电晶体之闸极电性连接。4.如申请专利范围第1项所述之电路,其中更包括复数源极信号线,分别电性连接至每一像素之电晶体源极。5.如申请专利范围第4项所述之电路,其中该源极信号线系藉由介层孔与该电晶体之源极电性连接。6.如申请专利范围第1项所述之电路,其中该像素电极系藉由介层孔与该电晶体之汲极电性连接。7.一种液晶显示器之电晶体阵列电路,包括:一基底,定义有至少一列像素,每一像素包括:一电晶体;一像素电极,与该电晶体之汲极电性连接;一其通电极,与该像素电极间形成一电容;以及一第一及第二连接部,分别横跨该列像素之两侧,且该列像素中每两个相邻像素之共通电极分别连接至该第一及第二连接部,并且在每一像素中,该电晶体系位于该共通电极与该些连接部之连接处之一侧。8.如申请专利范围第7项所述之电路,其中更包括至少一闸极信号线。9.如申请专利范围第8项所述之电路,其中更包括一第一及第二闸极信号线,横跨于该列像素之两侧而分别电性连接至该列像素两侧之电晶体闸极。10.如申请专利范围第8项所述之电路,其中该基底定义有一第一及第二列像素,该闸极信号线横跨于该第一及第二列像素之间而电性连接至该些位于靠近该闸极信号线一侧之电晶体闸极。11.如申请专利范围第8项所述之电路,其中该闸极信号线系藉由介层孔与该电晶体之闸极电性连接。12.如申请专利范围第7项所述之电路,其中更包括复数源极信号线,分别电性连接至每一像素之电晶体源极。13.如申请专利范围第12项所述之电路,其中该源极信号线系藉由介层孔与该电晶体之源极电性连接。14.如申请专利范围第7项所述之电路,其中该像素电极系藉由分层孔与该电晶体之汲极电性连接。图式简单说明:第1图显示了传统产液晶显示器而使用之积体电路结构之平面图;第2图显示了一传统液晶显示器之等效电路图;第3图显示了依本发明一第一实施例之液晶显示器所使用之积体电路结构之平面图;第4图显示了依本发明一第二实施例之液晶显示器之等效电路图;第5图显示了依本发明一第二实施例之液晶显示器所使用之积体电路结构之平面图;第6图显示了依本发明一第二实施例之液晶显示器之等效电路图。
地址 台北巿民生东路三段一一五号五楼