发明名称 一种栅极驱动电路、阵列基板和显示装置
摘要 本发明提供了一种栅极驱动电路、阵列基板和显示装置,在输入端输入的信号的控制下,移位寄存器在第一时段将第二时钟信号端输入的第一电平的时钟信号传输至输出端,在第二时段将第二时钟信号端输入的第二电平的时钟信号传输至输出端;在第一时钟信号端输入的信号的控制下,移位寄存器在第二时段和第三时段将第二电平的下拉信号传输至输出端;在第一复位端输入的信号的控制下,移位寄存器在第三时段停止将第二时钟信号端输入的时钟信号传输至输出端,基于此,可以在第二时段通过第二电平的时钟信号和第二电平的下拉信号共同下拉栅极线的电位,从而可以保证栅极线的快速下拉,进而可以提高像素单元的薄膜晶体管的关断能力和像素单元的充电能力。
申请公布号 CN106409211A 申请公布日期 2017.02.15
申请号 CN201611140481.1 申请日期 2016.12.12
申请人 上海天马微电子有限公司;天马微电子股份有限公司 发明人 许作远;朱桂熠
分类号 G09G3/20(2006.01)I 主分类号 G09G3/20(2006.01)I
代理机构 北京集佳知识产权代理有限公司 11227 代理人 王宝筠
主权项 一种栅极驱动电路,其特征在于,包括级联的第1级移位寄存器至第n级移位寄存器,n为大于2的整数;每一所述移位寄存器都包括输入端、输出端、第一复位端、第一时钟信号端和第二时钟信号端;在所述输入端输入的信号的控制下,所述移位寄存器在第一时段将所述第二时钟信号端输入的第一电平的时钟信号传输至所述输出端,在第二时段将所述第二时钟信号端输入的第二电平的时钟信号传输至所述输出端,所述第一电平大于所述第二电平;在所述第一时钟信号端输入的信号的控制下,所述移位寄存器在所述第二时段和第三时段将第二电平的下拉信号传输至所述输出端;在所述第一复位端输入的信号的控制下,所述移位寄存器在所述第三时段停止将所述第二时钟信号端输入的时钟信号传输至所述输出端。
地址 上海市浦东新区汇庆路888、889号