发明名称 用于高速半导体存储器装置的延迟锁定环
摘要 公开了一种延迟锁定环,支持在半导体存储器装置中的操作频率的增加。在延迟锁定环中所使用的一种输出驱动器包括:第一驱动块,用以从所述延迟锁定环接收输出,以产生用以输出对应于一读取指令的读取数据的第一DLL时钟;以及第二驱动块,用以从所述延迟锁定环接收输出,以产生用以在写入操作期间减少电流消耗的第二DLL时钟,其中所述第一驱动块具有比所述第二驱动块大的延迟量。
申请公布号 CN1945732B 申请公布日期 2010.05.12
申请号 CN200610141208.0 申请日期 2006.09.28
申请人 海力士半导体有限公司 发明人 辛范柱
分类号 G11C7/22(2006.01)I;G11C11/4076(2006.01)I;G11C11/406(2006.01)I 主分类号 G11C7/22(2006.01)I
代理机构 北京市柳沈律师事务所 11105 代理人 邵亚丽;李晓舒
主权项 一种用于延迟锁定环的输出驱动器,包括:第一驱动块,用以从所述延迟锁定环接收输出,以产生用以输出对应于一读取指令的读取数据的第一DLL时钟;以及第二驱动块,用以从所述延迟锁定环接收输出,以产生用以在写入操作期间减少电流消耗的第二DLL时钟,其中,所述第一驱动块具有比所述第二驱动块大的延迟量,其中所述第一驱动块包括:分相器,用以分离所述延迟锁定环的输出的相位,以产生具有相反相位的两个时钟信号;以及第一驱动器,用以驱动所述分相器的输出以输出作为所述第一DLL时钟,其中所述第二驱动块包括:延迟控制器,用以控制所述延迟锁定环的输出的延迟量,其中所述延迟量比所述分相器的运算延迟小;以及第二驱动器,用以驱动所述延迟控制器的输出,以输出作为所述第二DLL时钟。
地址 韩国京畿道