发明名称 驱动器及低抖动串行信号的输出方法
摘要 本发明公开了一种驱动器及低抖动串行信号的输出方法,其中驱动器包括:数据时序调整模块,用于接收系统电路产生的时钟信号ckp、ckn和偶数位数据de和奇数位数据do,并进行逻辑门运算处理输出数据de_smp和do_smp;预驱动器,用于接收所述数据时序调整模块输出的数据de_smp和do_smp及系统电路产生的时钟信号ckp、ckn,并进行逻辑门运算处理输出数据dep,数据dop,数据den,数据don;输出驱动器,用于接收所述预驱动器输出的数据dep,数据dop,数据den,数据don,并进行处理逻辑门运算,输出低抖动量的串行信号dos。本发明提供的驱动器及低抖动串行信号的输出方法通过对电路合理的结构设计,最终输出具有低抖动量的串行信号。
申请公布号 CN103812497A 申请公布日期 2014.05.21
申请号 CN201210439012.5 申请日期 2012.11.06
申请人 珠海全志科技股份有限公司 发明人 倪陈志;王洪魁
分类号 H03K19/0185(2006.01)I;H03K19/20(2006.01)I 主分类号 H03K19/0185(2006.01)I
代理机构 广州华进联合专利商标代理有限公司 44224 代理人 陈振;李双皓
主权项 一种驱动器,所述驱动器集成在一个系统电路中,其特征在于,所述驱动器包括数据时序调整模块,预驱动器和输出驱动器,其中:所述数据时序调整模块,用于接收系统电路产生的时钟信号ckp、ckn和偶数位数据de和奇数位数据do,并进行逻辑门运算处理输出数据de_smp和do_smp;所述预驱动器,用于接收所述数据时序调整模块输出的数据de_smp和do_smp及系统电路产生的时钟信号ckp、ckn,并进行逻辑门运算处理输出数据dep,数据dop,数据den,数据don;所述输出驱动器,用于接收所述预驱动器输出的数据dep,数据dop,数据den,数据don,并进行处理逻辑门运算,输出低抖动量的串行信号dos。
地址 519080 广东省珠海市软件园路1号生产加工中心4#楼四层1单元