发明名称 QC-LDPC码的高度并行编码器和编码方法
摘要 本发明涉及一种解决QC-LDPC码高度并行编码的方案,其特征在于,所述系统的QC-LDPC码的高度并行编码器主要由寄存器、查找表、bc位二输入异或门和b位二输入异或门四部分组成。本发明提供的QC-LDPC高度并行编码器兼容多码率,能充分利用FPGA逻辑资源中的查找表功能,在保持编码速度不变的条件下有效减少资源需求,具有控制简单、资源消耗少、功耗小、成本低等优点。
申请公布号 CN102932010A 申请公布日期 2013.02.13
申请号 CN201210476356.3 申请日期 2012.11.21
申请人 苏州威士达信息科技有限公司 发明人 张鹏;杨刚;杨霏;郑正
分类号 H03M13/11(2006.01)I 主分类号 H03M13/11(2006.01)I
代理机构 代理人
主权项 一种QC‑LDPC码的高度并行编码器,QC‑LDPC码的生成矩阵G是由a×t个b×b阶循环矩阵Gi,j构成的阵列,其中,a、t和b皆为正整数,t=a+c,1≤i≤a,1≤j≤t,b被分解为b=ux,u和x皆为非1的正整数,生成矩阵G对应码字(s,p),G的前a块列对应的是信息向量s,后c块列对应的是校验向量p,以b比特为一段,信息向量s被等分为a段,即s=(s1,s2,…,sa),第i段信息向量si=(si,1,si,2,…,si,b),校验向量p被等分为c段,即p=(p1,p2,…,pc),其特征在于,所述编码器包括以下部件:寄存器R1~Rt,寄存器R1~Ra用于缓存信息向量s=(s1,s2,…,sa),寄存器Ra+1~Rt用于计算和存储校验向量p=(p1,p2,…,pc);查找表L1~La,分别并行输入u位信息比特构成的向量hm={sm,un+1,sm,un+2,…,sm,un+u},并行输出bc位向量vm,其中,1≤m≤a,0≤n<x;bc位二输入异或门B1~Ba‑1,将向量v1~va加在一起,得到向量va+1;b位二输入异或门A1~Ac,Al将向量va+1的第l段连续b比特累加到寄存器Ra+l中,其中,1≤l≤c。
地址 215163 江苏省苏州市高新区科灵路78号苏高新软件园7号楼102