发明名称 动作电路及使用该动作电路之液晶显示面板之内设驱动电路
摘要 本发明之动作电路,系由形成在基板上之多结晶矽半导体层所构成之内设驱动电路,备有:将存在有时脉斜移(skew)之正相.反相之两个时脉信号中之一方之时脉信号,藉时脉信号闩锁,而输出到移位暂存器之第1闩锁电路;及将另一方之时脉信号,藉时脉信号闩锁,而输出到移位暂存器之第2闩锁电路。上述第1及第2开锁电路以正相.反相之两个时脉信号成为反极性之定时,进行闩锁动作。藉此防止,起因于驱动移位暂存器之正相.反相之两个时脉信号之斜移之衰落(fail)现象,实现能够进行没有误动作,且稳定之电路动作之动作电路,及使用该动作电路之液晶显示面板之内设驱动电路。
申请公布号 TW533402 申请公布日期 2003.05.21
申请号 TW088119139 申请日期 1999.11.03
申请人 松下电器产业股份有限公司 发明人 山仓诚;足达克已
分类号 G09G5/32 主分类号 G09G5/32
代理机构 代理人 恽轶群 台北市松山区南京东路三段二四八号七楼;陈文郎 台北市松山区南京东路三段二四八号七楼
主权项 1.一种动作电路,系具有,由形成在基板上之多结晶矽半导体层所构成,输入正相时脉信号与反相时脉信号,进行一定之动作之逻辑电路之动作电路,其特征在于,备有,输入存在有时脉斜移之正相反相之两个时脉信号,而向上述逻辑电路输出几乎不存在有时脉斜移之正相反相之两个时脉信号之时脉斜移减低构件。2.如申请专利范围第1项之动作电路,其特征在于,上述逻辑电路为以正相反相之两个时脉信号,对起动信号进行时间移动。3.一种动作电路,系具有,由形成在基板上之多结晶矽半导体层所构成,以正相时脉信号、反相时脉信号与起动信号作为输入信号,以上述正相反相之两个时脉信号对上述起动信号进行时间移动之移位暂存器之动作电路,其特征在于,备有:对存在有时脉斜移之正相反相之两个时脉信号中之一方之时脉信号,以周期等于该时脉信号之周期,或较小之闩锁脉冲信号加以闩锁,而输出到上述移位暂存器之第1闩锁电路;以及,以上述闩锁脉冲信号,闩锁存在有时脉信号斜移之正相反相之两个时脉信号中之另一方之时脉信号,而输出到上述移位暂存器之第2闩锁电路;上述第1及第2闩锁电路,以上述正相反相之两个时脉信号成为反极性之定时,进行闩锁动作。4.如申请专利范围第3项之动作电路,其特征在于,备有,可输入单相时脉信号,生成存在有上述时脉斜移之正相反相之两个时脉信号,将上述一方之时脉信号输出到上述第1闩锁电路,同时将上述另一方之时脉信号输出到上述第2闩锁电路之电路。5.一种动作电路,系具备有:由形成在基板上之多结晶矽半导体层所构成,以正相时脉信号、反相时脉信号与起动信号作为输入信号,以上述正相反相之两个时脉信号,对上述起动信号进行时间移动之移位暂存器之第1动作电路;以及,由形成在基板上之多结晶矽半导体层所构成,以正相时脉信号、反相时脉信号与起动信号作为输入信号,以上述正相反相之两个时脉信号,对上述起动信号进行时间移动之移位暂存器之第2动作电路之动作电路,其特征在于,上述第1动作电路备有:对存在有时脉斜移之正相反相之两个时脉信号中之一方之时脉信号,以有关上述第2动作电路之特定信号,且周期等于第1动作电路之时脉信号之周期或较小之闩锁脉冲信号,加以闩锁,而输出到上述第1动作电路之移位暂存器之第1闩锁电路;以及,以上述闩锁脉冲信号,闩锁存在有时脉斜移之正相反相之两个时脉信号中之另一方之时脉信号,而输出到上述第1动作电路之移位暂存器之第2闩锁电路,上述第1及第2闩锁电路以上述正相反相之两个时脉信号成为反极性之定时,进行闩锁动作。6.如申请专利范围第5项之动作电路,上述闩锁脉冲信号,系驱动上述第2动作电路之移位暂存器之时脉信号。7.如申请专利范围第5项之动作电路,上述闩锁脉冲信号,系上述第2动作电路之移位暂存器用起动信号。8.如申请专利范围第5项之动作电路,上述闩锁脉冲信号,系从上述第2动作电路之移位暂存器之中间级,或最后级输出之信号。9.如申请专利范围第5项之动作电路,其特征在于,上述第1动作电路备有,可输入单相时脉信号,生成存在有上述时脉斜移之正相反相之两个时脉信号,将上述一方之时脉信号输出到上述第1闩锁电路,同时,将上述另一方之时脉信号输出到上述第2闩锁电路之电路。10.如申请专利范围第5项之动作电路,其特征在于,上述第2动作电路由形成在,与形成第1动作电路之基板不同之别的基板上之单结晶矽半导体层所构成。11.如申请专利范围第10项之动作电路,上述闩锁脉冲信号,系驱动上述第2动作电路之移位暂存器之时脉信号。12.如申请专利范围第10项之动作电路,上述闩锁脉冲信号,系上述第2动作电路之移位暂存器用起动信号。13.如申请专利范围第10项之动作电路,上述闩锁脉冲信号,系从上述第2动作电路之移位暂存器之中间级,或最后级输出之信号。14.如申请专利范围第10项之动作电路,其特征在于,上述第1动作电路备有,可输入单相时脉信号,生成存在有上述时脉斜移之正相反相之两个时脉信号,将上述一方之时脉信号输出到上述第1闩锁电路,同时,将上述另一方之时脉信号输出到上述第2闩锁电路之电路。15.一种动作电路,系具有,由形成在基板上之多结晶矽半导体层所构成,以正相时脉信号、反相时脉信号与起动信号作为输入信号,以上述正相反相之两个时脉信号,对上述起动信号进行时间移动之移位暂存器之动作电路,其特征在于,具备有:由串联多数反相器所构成,输入单相时脉信号,生成与单相时脉信号同相位之正相时脉信号,将此正相时脉信号供给上述移位暂存器之第1反相器链电路;以及,由串联多数反相器所构成,反相器之连接级数与上述第1反相器链电路之反相器之连接级数相差一级,输入单相时脉信号,生成单相时脉信号反转之反相时脉信号,将此反相时脉信号供给上述移位暂存器之第2反相器链电路,上述第1及第2反相器链电路之各初级之反相器相互间之电晶体尺寸相同,最后级之反相器相互间之电晶体尺寸相同,且相邻之反相器间之电晶体尺寸之增加率一定,并且将第1及第2反相器链电路之各反相器之级数,设定为反相器链之延迟时间为最小之偶数级与奇数级之组合。16.一种动作电路,系具有,由形成在基板上之多结晶矽半导体层所构成,以正相时脉信号、反相时脉信号与起动信号作为输入信号,以上述正相反相之两个时脉信号,对上述起动信号进行时间移动之移位暂存器之动作电路,其特征在于,具备有:反转单相时脉输入信号,而向上述移位暂存器输出反相时脉信号之反相器;以及,输入上述单相时脉信号,而向上述移位暂存器输出与单相时脉信号同相,且令其延迟预定之延迟时间,使其与上述反相时脉信号几乎没有相位差之延迟电路。17.一种动作电路,系具有,由形成在基板上之多结晶矽半导体层所构成,以正相时脉信号、反相时脉信号与起动信号作为输入信号,以上述正相反相之两个时脉信号,对上述起动信号进行时间移动之移位暂存器之动作电路,其特征在于,将构成上述移位暂存器之各级区分成多数群,在各群配设:供应正相反相之两个时脉信号中之一方之时脉信号之第1时脉信号供应线;上述第1时脉信号供应线之分岐线,中间备有反相器,供应正相反相之两个时脉信号中之另一方之时脉信号之第2时脉信号供应线;上述第1时脉信号供应线之分岐线,且在较第2时脉信号供应线之分岐点为后续侧,分歧出对应群内之各级之数目,而分别连接在上述时间之各级之一方之时脉信号用输入端之第1个别连接线;以及,上述第2时脉信号供应线之分岐线,且分岐出对应群内之各级之数目,而分别连接在上述群内之各级之另一方之时脉信号用输入端之第2个别连接线。18.一种动作电路,系具有,由形成在基板上之多结晶矽半导体层所构成,以正相时脉信号、反相时脉信号与起动信号作为输入信号,以上述正相反相之两个时脉信号对上述起动信号进行时间移动之移位暂存器之动作电路,其特征在于,在构成上述移位暂存器之各级配设:供应正相反相之两个时脉信号中之一方之时脉信号之第1时脉信号供应线;以及,上述第1时脉信号供应线之分岐线,中间备有反相器,供应正相反相之两个时脉信号中之另一方之时脉信号之第2时脉信号供应线。19.一种动作电路,系具有,由形成在基板上之多结晶矽半导体层所构成,输入存在有时脉信号斜移之正相反相之两个时脉信号,进行一定之动作之逻辑电路之动作电路,其特征在于,上述逻辑电路具备有,可加大逻辑电路可允许之最大时脉斜移之构件。20.如申请专利范围第19项之动作电路,其特征在于,上述逻辑电路系以正相反相之两个时脉信号,对起动输入信号进行时间移动。21.一种动作电路,系具有,由形成在基板上之多结晶矽半导体层所构成,以存在有时脉信号斜移之正相反相之两个时脉信号与起动信号作为输入信号,以上述正相反相之两个时脉信号,对上述起动信号进行时间移动之移位暂存器之动作电路,其特征在于,上述移位暂存器之至少第2级以后具备有:输入上级之输出,包含藉正相时脉信号及反相时脉信号加以开闭控制,导通遮断第1反相器之输出之第1转接构件之第1反相器;输入第1反相器之输出,将反转该第1反相器之输出信号之反转信号,当作移位暂存器之输出信号而输出之第2反相器;介于第2反相器之输入侧与输出侧间,藉上述第2反相器构成封闭电路,包含藉正相时脉信号及反相时脉信号加以开闭控制,导通遮断第3反相器之输出之第3转接构件之第3反相器;以及,在移位暂存器之动作频率范围内,加大由上述第1转接构件之ON电阻及上述第2反相器之输入电容所规定之时间常数,使第2反相器之输入电位不会在斜移期间内,到达第2反相器之临界电压之时间常数增加构件。22.如申请专利范围第21项之动作电路,上述第1转接构件系转换闸,上述时间常数增加构件,系使上述第1转接构件之转换闸之电晶体尺寸较小。23.如申请专利范围第21项之动作电路,上述时间常数增加构件藉加大上述第2反相器之输入电容,以加长时间常数。24.如申请专利范围第21项之动作电路,上述第1转接构件及第3转接构件,系转换闸。25.如申请专利范围第21项之动作电路,上述第1转接构件及第3转接构件,系时脉反相器。26.一种动作电路,系具有,由形成在基板上之多结晶矽半导体层所构成,以存在有时脉信号斜移之正相反相之两个时脉信号与起动信号作为输入信号,以上述正相反相之两个时脉信号,对上述起动信号进行时间移动之移位暂存器之动作电路,其特征在于,上述移位暂存器之至少第2级以后具备有:输入上级之输出,包含藉正相时脉信号及反相时脉信号加以开闭控制,导通遮断第1反相器之输出之第1转接构件之第1反相器;输入第1反相器之输出,将反转该第1反相器之输出信号之反转信号,当作移位暂存器之输出信号,而输出之第2反相器;介于第2反相器之输入线与输出线间,藉上述第2反相器构成封闭电路,包含藉正相时脉信号及反相时脉信号加以开闭控制,导通遮断第3反相器之输出之第3转接构件之第3反相器;以及,加大上述第2反相器之临界电压之有效値,使第2反相器之输入电位不会在斜移期间内到达第2反相器之临界电压之临界电压有效値增加构件。27.如申请专利范围第26项之动作电路,上述第1转接构件及第3转接构件,系转换闸。28.如申请专利范围第26项之动作电路,上述第1反相器及上述第3反相器,系时脉反相器。29.如申请专利范围第26项之动作电路,上述临界电压有效値增加构件,将构成第2反相器之电晶体之临界电压设定在电源电压与接地电压间而离开两者。30.如申请专利范围第26项之动作电路,上述临界电压有效値增加构件,在构成上述第2反相器之P通道电晶体之源极与电源电压间,设偏压元件,在构成上述第2反相器之N通道电晶体之源极与接地电压间,设偏压元件。31.一种动作电路,系具有,由形成在基板上之多结晶矽半导体层所构成,以存在有时脉信号斜移之正相反相之两个时脉信号与起动信号作为输入信号,以上述正相反相之两个时脉信号,对上述起动信号进行时间移动之移位暂存器之动作电路,其特征在于,在上述移位暂存器之各极间,配设延迟电路。32.一种液晶显示面板之内设驱动电路,具备有,形成在与形成液晶显示部之基板之同一基板上之扫描侧驱动电路,及影像信号侧驱动电路,其特征在于,上述扫描侧驱动电路及上述影像信号侧驱动电路,均由申请专利范围第1项之动作电路构成。33.一种液晶显示面板之内设驱动电路,具备有,形成在与形成液晶显示部之基板之同一基板上之扫描侧驱动电路,及影像信号侧驱动电路,其特征在于,上述扫描侧驱动电路及上述影像信号侧驱动电路,均由申请专利范围第19项之动作电路构成。34.一种液晶显示面板之内设驱动电路,具备有,形成在与形成液晶显示部之基板同一基板上之扫描侧驱动电路,及影像信号侧驱动电路,其特征在于,上述扫描侧驱动电路,由申请专利范围第3项之动作电路构成。35.一种液晶显示面板之内设驱动电路,具备有形成在与形成液晶显示部之基板之同一基板上之扫描侧驱动电路,及影像信号侧驱动电路,其特征在于,上述影像信号侧驱动电路,由申请专利范围第3项之动作电路构成。36.一种液晶显示面板之内设驱动电路,具备有,形成在与形成液晶显示部之基板之同一基板上之扫描侧驱动电路,及影像信号侧驱动电路,其特征在于,具备有申请专利范围第5项之动作电路,上述扫描侧驱动电路由上述动作电路之第1动作电路构成,上述影像信号侧驱动电路由上述动作电路之第2动作电路构成。37.一种液晶显示面板之内设驱动电路,具备有,形成在与形成液晶显示部之基板之同一基板上之扫描侧驱动电路,及影像信号侧驱动电路,其特征在于,具备有申请专利范围第10项之动作电路,上述扫描侧驱动电路由上述动作电路之第1动作电路构成,上述影像信号侧驱动电路由上述动作电路之第2动作电路构成。38.一种液晶显示面板之内设驱动电路,具备有,形成在与形成液晶显示部之基板之同一基板上之扫描侧驱动电路,及影像信号侧驱动电路,其特征在于,上述扫描侧驱动电路,由申请专利范围第15项之动作电路构成。39.一种液晶显示面板之内设驱动电路,具备有,形成在与形成液晶显示部之基板之同一基板上之扫描侧驱动电路,及影像信号侧驱动电路,其特征在于,上述扫描侧驱动电路,由申请专利范围第16项之动作电路构成。40.一种液晶显示面板之内设驱动电路,具备有,形成在与形成液晶显示部之基板之同一基板上之扫描侧驱动电路,及影像信号侧驱动电路,其特征在于,上述扫描侧驱动电路,由申请专利范围第17项之动作电路构成。41.一种液晶显示面板之内设驱动电路,具备有,形成在与形成液晶显示部之基板之同一基板上之扫描侧驱动电路,及影像信号侧驱动电路,其特征在于,上述扫描侧驱动电路,由申请专利范围第21项之动作电路构成。42.一种液晶显示面板之内设驱动电路,具备有,形成在与形成液晶显示部之基板之同一基板上之扫描侧驱动电路,及影像信号侧驱动电路,其特征在于,上述扫描侧驱动电路,由申请专利范围第26项之动作电路构成。43.一种液晶显示面板之内设驱动电路,具备有,形成在与形成液晶显示部之基板之同一基板上之扫描侧驱动电路,及影像信号侧驱动电路,其特征在于,上述扫描侧驱动电路由申请专利范围第31项之动作电路构成。44.一种液晶显示面板之内设驱动电路,具备有,形成在与形成液晶显示部之基板之同一基板上之扫描侧驱动电路,及影像信号侧驱动电路,其特征在于,上述影像信号侧驱动电路,由申请专利范围第15项之动作电路构成。45.一种液晶显示面板之内设驱动电路,具备有,形成在与形成液晶显示部之基板之同一基板上之扫描侧驱动电路,及影像信号侧驱动电路,其特征在于,上述影像信号侧驱动电路,由申请专利范围第16项之动作电路构成。46.一种液晶显示面板之内设驱动电路,具备有,形成在与形成液晶显示部之基板之同一基板上之扫描侧驱动电路及影像信号侧驱动电路,其特征在于,上述影像信号侧驱动电路,由申请专利范围第17项之动作电路构成。47.一种液晶显示面板之内设驱动电路,具备有,形成在与形成液晶显示部之基板之同一基板上之扫描侧驱动电,及影像信号侧驱动电路,其特征在于,上述影像信号侧驱动电路,由申请专利范围第21项之动作电路构成。48.一种液晶显示面板之内设驱动电路,具备有,形成在与形成液晶显示部之基板之同一基板上之扫描侧驱动电路,及影像信号侧驱动电路,其特征在于,上述影像信号侧驱动电路,由申请专利范围第26项之动作电路构成。49.一种液晶显示面板之内设驱动电路,具备有,形成在与形成液晶显示部之基板之同一基板上之扫描侧驱动电路,及影像信号侧驱动电路,其特征在于,上述影像信号侧驱动电路,由申请专利范围第31项之动作电路构成。图式简单说明:第1图系典型之转换闸型移位暂存器之架构图;第2图系转换闸之架构图;第3图系在第1图所示架构之移位暂存器,其时脉信号A、B间不存在有斜移时之定时图;第4图系在第1图所示架构之移位暂存器,其时脉信号A、B间存在有斜移时之定时图;第5图系说明发生起因于斜移之衰落现象用之波形图;第6图系实施形态1之内设驱动电路之整体架构图;第7图系表示实施形态1之扫描侧驱动电路之具体架构之电路图;第8图系说明实施形态1之扫描侧驱动电路之灭低斜移动作用之定时图;第9图系实施形态2之内设驱动电路之整体架构图;第10图系说明实施形态2之扫描侧驱动电路之减低斜移动作用之定时图;第11图系说明闩锁脉冲信号之闩锁之定时之说明图;第12图系表示获得输出信号Qn之延迟之其他架构图;第13图系表示实施形态3之驱动电路之主要部分之架构之电路图;第14图系表示,在反相器链电路之电晶体尺寸之放大率k与反相器链电路之输入输出延迟时间之关系之图;第15图系表示实施形态4之驱动电路之主要部分之架构之电路图;第16图系表示实施形态5之驱动电路之主要部分之架构之电路图;第17图系说明反相器之充放电动作之说明图;第18图系表示实施形态5之驱动电路之其他变形例子之图;第19图系表示实施形态6之驱动电路之架构之主要部分电路图;第20图系说明实施形态6之驱动电路在斜移期间之动作之波形图;第21图系表示实施形态7之驱动电路之主要部分之架构之电路图;第22图系说明实施形态7之驱动电路在斜移期间之动作之波形图;第23图系表示实施形态8之驱动电路之主要部分之架构之电路图;第24图系说明实施形态8之驱动电路在斜移期间之动作之波形图;第25图系传统例子之驱动电路之整体架构图;第26图系传统例子之驱动电路之整体架构图;第27图系表示传统例子之驱动电路之主要部分之架构之电路图。
地址 日本