发明名称 时钟锁相环装置
摘要 本发明公开了一种时钟锁相环装置,用以实现输出的时钟频率与本装置接收到的参考时钟频率一致,所述装置包括鉴相器、环路滤波器、处理器、分频器,还包括DDS单元和向所述DDS单元提供时钟的本地时钟源。其中,分别连接所述处理器与分频器的DDS单元,用于在所述处理器的控制下,根据所述频率差调整输出的时钟频率,以便所述时钟频率锁定所述参考时钟频率。由于DDS单元能够在处理器的控制下,产生不同的频率范围及不同的牵引范围,使得时钟锁相环装置适用的应用领域广,具有较好的通用性。
申请公布号 CN1770634B 申请公布日期 2010.04.28
申请号 CN200410086355.3 申请日期 2004.10.26
申请人 大唐移动通信设备有限公司 发明人 刘飚;何宇东
分类号 H03L7/18(2006.01)I;H03L7/06(2006.01)I;H04L7/00(2006.01)I 主分类号 H03L7/18(2006.01)I
代理机构 北京信远达知识产权代理事务所(普通合伙) 11304 代理人 王学强
主权项 一种时钟锁相环装置,用以实现输出的时钟频率与本装置接收到的参考时钟频率一致,所述装置包括鉴相器、环路滤波器、处理器、分频器,其特征在于,还包括DDS单元、向所述DDS单元提供时钟的本地时钟源和时钟检测单元,其中:鉴相器:分别连接分频器与环路滤波器,用于接收DDS单元经分频器分频后的时钟频率及所述参考时钟频率,并将两频率的相位差值发送至所述环路滤波器;环路滤波器:分别连接所述DDS单元和处理器,用于在所述处理器的控制下对获得的频率差进行滤波处理后输出至所述DDS单元;DDS单元:分别连接所述处理器与分频器,用于在所述处理器的控制下,根据所述频率差调整输出的时钟频率,以便所述时钟频率锁定所述参考时钟频率;该DDS单元还控制锁相运行中状态之间的切换,包括自由状态、快捕状态、跟踪状态、保持状态和失锁状态之间的相互切换;所述时钟检测单元设置在本地时钟源和所述DDS单元之间,用以检测输入的本地时钟信号是否符合预定要求,所述预定要求包括接收到的时钟信号是否存在、信号变化是否超出预先设定的范围;还包括提供参考时钟的外部时钟源,连接鉴相器,用以提供参考时钟信号;所述时钟检测单元设置在外部时钟源和所述鉴相器之间,用以检测输入的外部时钟信号是否符合预定要求,所述预定要求包括接收到的时钟信号是否存在、信号变化是否超出预先设定的范围。
地址 100083 北京市海淀区学院路40号