发明名称 具连续位址指标信号之处理系统
摘要 本发明之具体实施例所涉及之处理器,具可指出所存取位址乃属连续之连续位址指标信号(亦称为顺序信号)。存取记忆体用之处理系统相关之一具体实施例,具有一用以将目前位址及先前位址提供至记忆体之位址汇流排(114),一资料汇流排(120),一执行单元(202)以及一解码控制单元(208)。该处理系统另包含一提取单元(218),连接至该执行单元,该解码控制单元,该位址汇流排以及该资料汇流排,用以产生一第一顺序信号(124),当其反否时乃指出该目前位址可能非连续于该先前位址,一第二顺序信号(122),当其反否时乃指出该目前位址非连续于该先前位址,以及一第三顺序信号(112),当其反否时乃指出若该目前位址是指令位址,则其非连续于前一个指令位址。
申请公布号 TWI233568 申请公布日期 2005.06.01
申请号 TW090123226 申请日期 2001.09.20
申请人 飞思卡尔半导体公司 发明人 威廉C. 梅尔;杰弗瑞W. 史考特;布莱特W. 穆达克
分类号 G06F9/32 主分类号 G06F9/32
代理机构 代理人 陈长文 台北市松山区敦化北路201号7楼
主权项 1.一种用以存取记忆体之处理系统,包含:一位址滙流排,用以将目前位址及先前位址提供至记忆体;一资料滙流排,用以接收来自于记忆体之资讯;以及第一装置,用以产生一第一顺序信号(124),当其反否时乃指出该目前位址可能非连续于该先前位址,一第二顺序信号(122),当其反否时乃指出该目前位址非连续于该先前位址,以及一第三顺序信号(112),当其反否时乃指出若该目前位址是指令位址,则其非连续于前一个指令位址。2.如申请专利范围第1项之处理系统,其中若该目前位址非连续于该先前位址,该第一顺序信号在该第二顺序信号反否之前反否。3.一种用以存取记忆体之处理系统,包含:一位址滙流排(114),用以将目前位址及先前位址提供至记忆体;一资料滙流排(120),用以接收来自于记忆体之资讯;一执行单元(202),可产生分支条件及资料位址;一解码控制单元(208),可解码指令;以及一提取单元(218),连接至该执行单元,该解码控制单元,该位址滙流排,以及该资料滙流排,用以产生一第一顺序信号(124),当其反否时乃指出该目前位址可能非连续于该先前位址,一第二顺序信号(122),当其反否时乃指出该目前位址非连续于该先前位址,以及一第三顺序信号(112),当其反否时乃指出若该目前位址是指令位址,则其非连续于前一个指令位址。4.如申请专利范围第3项之处理系统,其中该提取单元包含:一位址控制单元,连接至该解码控制单元以及该执行单元,用以接收来自于该执行单元之分支条件信号以及来自于该解码单元之分支解码信号与载入/储存信号,以及用以提供该第一,第二及第三顺序信号。5.如申请专利范围第4项之处理系统,其中该执行单元包含一提供该分支条件信号之条件产生器(204),以及一将资料位址信号提供至该提取单元之资料位址产生器(206);以及其中若该目前位址非连续于该先前位址,则该第一顺序信号在该第二顺序信号反否之前反否。6.如申请专利范围第3项之处理系统,其中若该目前位址非连续于该先前位址,则该第一顺序信号在该第二顺序信号反否之前反否。7.一种处理系统,用以提取指令及资料,包含:一位址滙流排(114),提供一目前位址,撷取第一指令,一先前位址,撷取第二指令,以及一资料位址,撷取资料,其中该资料位址发生于该目前位址之前,及该先前位址之后;一资料滙流排(120),用以撷取该第一及第二指令及该资料;以及一提取单元(218),连接至该位址滙流排及该资料滙流排,用以产生一第一顺序信号(124),当其断正于目前位址时,乃指出该目前位址连续于该先前位址,以及当其反否时乃指出该目前位址可能非连续于该先前位址。8.如申请专利范围第7项之处理系统,其中该提取单元包含:一位址控制单元(220),用以接收一分支条件(212),一分支解码信号(216)以及一载入/储存信号(214),以及用以提供该第一顺序信号。9.一种处理系统,包含:一执行单元(202);一解码控制单元(208);一提取单元(218),连接至该执行单元及该解码单元,用以将可能是连续的位址提供至位址滙流排上,以及提供一第一顺序信号(124),其指出目前位址是否可能连续于先前位址,以及一第二顺序信号(122),其指出该目前位址是否连续于该先前位址。10.一种处理单元,包含:一执行单元(202);一解码控制单元(208);一提取单元(218),连接至该执行单元及该解码单元,用以将指令及资料位址提供至位址滙流排(114)上,以及提供一第一顺序信号(112),纵使所提供的资料位址乃介于该目前指令位址及该先前指令位址之间,该第一顺序信号亦指出目前位址是否连续于先前位址。图式简单说明:图1以方块图形式,图解说明根据本发明具体实施例之资料处理系统;图2以方块图形式,图解说明根据本发明具体实施例之中央处理单元;以及图3-6说明本发明各具体实施例之资料处理系统其内各种信号之时序图。
地址 美国