摘要 |
1. Микрокомпьютер, содержащий:центральный процессор (CPU);ОЗУ, подключенное к CPU через процессорную шину;средство вывода сигнала запроса прерывания, функционирующее с возможностью вывода к CPU сигнала запроса прерывания для запроса запуска выполнения обработки прерывания; исредство вывода сигнала сброса CPU, функционирующее с возможностью вывода к CPU сигнала сброса CPU для запроса запуска обработки сброса CPU, после того как средство вывода сигнала запроса прерывания выведет сигнал запроса прерывания,причем CPU функционирует с возможностью, после приема сигнала запроса прерывания, сохранять в ОЗУ информацию из регистра CPU у CPU, в качестве информации восстановления, и останавливать обработку прикладной программы, выполняемой на CPU и, затем после приема сигнала сброса CPU, подвергать сбросу и копировать информацию восстановления, сохраненную в ОЗУ, в CPU регистр.2. Микрокомпьютер по п.1, который дополнительно содержит схему счетчика таймера для циклической генерации сигнала сброса CPU и сигнала запроса прерывания.3. Микрокомпьютер по п.2, в котором схема счетчика таймера содержит дополнительный таймер, и CPU функционирует с возможностью определять то, является ли информация из CPU регистра нормальной, и в котором дополнительный таймер выполнен таким образом, что, только когда определено, что информация из CPU регистра является нормальной, он активируется для препятствования выполнению обработки сброса CPU, во время периода времени, в который сигнал сброса CPU подается к CPU.4. Микрокомпьютер по любому из пп.1-3, который дополнительно содержит источник сигнала сброса системы для сброса всего микрокомпьютера и логическую схему ИЛИ, пр� |