发明名称 用于产生USB外设时钟的电路及方法
摘要 本发明公开了一种用于产生USB外设时钟的电路及方法,该电路包括:内部振荡器、可控分频器、倍频器、接收计时器及分频控制器,内部振荡器产生具有固定频率的时钟;可控分频器将内部振荡器产生的时钟进行分频;倍频器将分频后的时钟倍频,且将倍频后的时钟传送至USB主体结构;接收计时器根据倍频器输出的时钟接收主机发出的SOF数据包,并对接收SOF数据包的时间间隔进行计数;分频控制器比较接收计时器的计数结果与标准时间间隔的差异,并根据比较结果控制调节可控分频器的分频参数。通过本发明的技术方案可在不需另外占用USB主体结构的引脚的情况下,为USB主体结构提供高精度而准确的主时钟,保证USB主体结构的高速通讯。
申请公布号 CN102945061A 申请公布日期 2013.02.27
申请号 CN201210466086.8 申请日期 2012.11.19
申请人 四川和芯微电子股份有限公司 发明人 杨修
分类号 G06F1/04(2006.01)I;G06F1/06(2006.01)I 主分类号 G06F1/04(2006.01)I
代理机构 代理人
主权项 一种用于产生USB外设时钟的电路,其特征在于,包括: 内部振荡器,所述内部振荡器产生具有固定频率的时钟; 可控分频器,所述可控分频器与所述内部振荡器连接,且将所述内部振荡器产生的时钟进行分频; 倍频器,所述倍频器分别与所述可控分频器及USB主体结构连接,所述倍频器将所述可控分频器分频后的时钟按固定倍频率倍频,且所述倍频器将倍频后的时钟传送至所述USB主体结构; 接收计时器,所述接收计时器与所述倍频器连接,所述接收计时器根据所述倍频器输出的时钟接收主机发出的SOF数据包,并对接收所述SOF数据包的时间间隔进行计数; 分频控制器,所述分频控制器分别与所述接收计时器及所述可控分频器连接,所述分频控制器比较所述接收计时器的计数结果与标准时间间隔的差异,并根据比较结果控制调节所述可控分频器的分频参数。
地址 610041 四川省成都市高新区孵化园7号楼402室