发明名称 | 微处理器及其所适用的操作方法 | ||
摘要 | 一种微处理器及其所适用的操作方法。该微处理器包括:多个第一保险丝,其中一预定数量的保险丝被选择性地熔断,且多个第一控制值自上述第一保险丝被提供至上述微处理器的第一电路以控制上述微处理器的运作;以及多个第二保险丝,根据上述预定数量的熔断保险丝以及上述预定数量的一布尔补码而被熔断,其中上述微处理器于重设时执行以下步骤:自上述第二保险丝读取上述预定数量与上述布尔补码;将读取自上述第二保险丝的上述预定数量进行布尔补码运算以产生一结果;比较该结果与读取自上述第二保险丝的上述布尔补码;以及于上述结果不同于读取自上述第二保险丝的上述布尔补码时,避免读取和执行使用者程序指令。 | ||
申请公布号 | CN101930390B | 申请公布日期 | 2012.09.05 |
申请号 | CN201010243786.1 | 申请日期 | 2010.07.30 |
申请人 | 威盛电子股份有限公司 | 发明人 | 达鲁斯·D·嘉斯金斯;史蒂芬·嘉斯金斯 |
分类号 | G06F11/22(2006.01)I | 主分类号 | G06F11/22(2006.01)I |
代理机构 | 北京市柳沈律师事务所 11105 | 代理人 | 钱大勇 |
主权项 | 一种微处理器,包括:多个第一保险丝,其中选择性地熔断一预定数量的保险丝,且多个第一控制值自上述多个第一保险丝被提供至上述微处理器的第一电路以控制上述微处理器的运作;以及多个第二保险丝,根据上述预定数量以及上述预定数量的一布尔补码而被熔断;微码单元,用于在微处理器重设时执行以下步骤:自上述多个第二保险丝读取上述预定数量与上述布尔补码;将读取自上述多个第二保险丝的上述预定数量进行布尔补码运算以产生一结果;比较该结果与读取自上述多个第二保险丝的上述布尔补码;以及于上述结果不同于读取自上述多个第二保险丝的上述布尔补码时,避免读取和执行使用者程序指令。 | ||
地址 | 中国台湾台北县 |