发明名称 用于电压内插DAC的粗数模转换器架构
摘要 本发明提供了用于电压内插DAC的粗数模转换器架构。对于该粗电阻串DAC,电阻串被按列与行的阵列布置,每个电阻器分接头被连接到开关网络,并且解码器被使用以选择应被闭合的开关,从而使分DAC电压来自连接到被选择的开关的电阻器分接头。来自每行的电压被输入多路复用器,其中多路复用器产生输出电压。DAC电路设计通过将所述的输出电压输入电压内插放大器而扩展了它们的分辨率。公开的方法和装置用于实施格雷编码以设计用于电压内插的粗DAC架构,使得电路所需要的开关的数量显著地降低,从而在不增加设计复杂度的情况下减少需要的表面积,并且改善毛刺性能。
申请公布号 CN102377434B 申请公布日期 2015.04.22
申请号 CN201010247802.4 申请日期 2010.08.04
申请人 意法半导体研发(上海)有限公司 发明人 赵建华;王维
分类号 H03M1/66(2006.01)I 主分类号 H03M1/66(2006.01)I
代理机构 北京市金杜律师事务所 11256 代理人 王茂华
主权项 一种用于数模转换的装置,其包括:以列与行的阵列布置于第一参考电压节点与第二参考电压节点之间的电阻串,在所述电阻串中的每个电阻器具有一个电阻器分接头;耦合到每个电阻器分接头的开关,在每行中的第偶数个开关可操作以将此行中的电阻器分接头耦合到多条第一电压线中的一条,而在每行中的第奇数个开关可操作以将此行中的电阻器分接头耦合到多条第二电压线中的一条;转换器,可操作以接收输入数据的第一部分,并且将输入数据的所述第一部分转换为格雷编码数据;以及第一解码器,可操作以接收所述格雷编码数据并生成第一控制信号,所述第一控制信号可操作以激活两个相邻的开关列以在每行的第一和第二电压线上输出电压。
地址 200241 上海市紫竹科学园紫海路88号