发明名称 Techniken zur Verlustleistungs- und Chipflächenreduktion von integrierten Schaltkreisen
摘要 <p>Die Erfindung betrifft einen Delta-Sigma-Analog-Digital-Wandler zur Umwandlung eines analogen Eingangssignals (A+) in ein digitales Ausgangssignal (D+), umfassend:–ein Filter (20), welches das analoge Eingangsignal filtert,–einen durch ein Taktsignal (Ck) getakteten Quantisierer (30), welcher das durch das Filter (20) abgegebene gefilterte analoge Signal zur Erzeugung des digitalen Ausgangssignals quantisiert, und–eine Rückkopplungsanordnung (40) mit wenigstens einem FIR-Digital-Analog-Wandler (44-1), welche dem Filter (20) wenigstens ein analoges Rückkoppelsignal auf Basis des digitalen Ausgangssignals (D+) zuführt, wobei die Rückkopplungsanordnung (40) zur Erzeugung eines einem Tiefpass-gefilterten verzögerten Ausgangssignal des Quantisierers (30) entsprechenden Rückkoppelsignals einen ersten FIR-Digital-Analog-Wandler (44-1) umfasst, dem das digitale Ausgangssignal (D+) des Quantisierers (30) über ein Verzögerungsglied (42-1) mit einer Verzögerung zugeführt wird. Ein zweiter FIR-Digital-Analog-Wandler (44-2) sorgt für eine Stabilisierung des Delta-Sigma-Analog-Digital-Wandlers bei geringerer Chipfläche und Verlustleistung als bisherige Lösungen. Die Erfindung betrifft weiterhin eine Filterschaltung basierend auf Operationsverstärkern zur Realisierung einer Übertragungsfunktion wenigstens erster Ordnung, umfassend:–eine Einkoppelanordnung (61),–eine Rückkopplungsanordnung (62), und–einem Operationsverstärker (63), welchem ein Referenzpotenzial (Vref) an einem nicht-invertierenden Eingang und ein Spannungssignal (Vn) durch die Einkoppelanordnung und die Rückkoppelanordnung an einem invertierenden Eingang zugeführt wird und welcher ein Spannungsausgangssignal (Vout) derart bereitstellt, dass der Wechselspannungsanteil des Spannungssignals (Vn) am invertierenden Eingang unterdrückt wird. Eine negative Impedanz (Rneg) sorgt für geringere Anforderungen an die Verstärkung des Operationsverstärkers (63) als in bisherigen Lösungen. Die Erfindung betrifft weiterhin einen Delta-Sigma-Analog-Digital-Wandler (80-1) zur Umwandlung eines analogen Eingangssignals (A+) in ein digitales Ausgangssignal (D+), umfassend:–ein Filter (20), welches das analoge Eingangsignal filtert,–einen durch ein Taktsignal (Ck) getakteten Quantisierer (30), welcher das durch das Filter (20) abgegebene gefilterte analoge Signal zur Erzeugung des digitalen Ausgangssignals quantisiert, und–eine Rückkopplungsanordnung (40) mit wenigstens einem FIR-Digital-Analog-Wandler, welche dem Filter (20) wenigstens ein analoges Rückkoppelsignal auf Basis des digitalen Ausgangssignals (D+) zuführt. Ein zweiter gleichartiger Delta-Sigma-Analog-Digital-Wandler (80-2) sorgt für einen höheren Signal-zu-Rausch-Abstand und eine höhere Linearität als in bisherigen Single-Ended Delta-Sigma-Analog-Digital-Wandlern.</p>
申请公布号 DE102013015274(A1) 申请公布日期 2015.03.19
申请号 DE20131015274 申请日期 2013.09.16
申请人 ZELLER, SEBASTIAN 发明人 ZELLER, SEBASTIAN
分类号 H03M3/02 主分类号 H03M3/02
代理机构 代理人
主权项
地址