发明名称 |
一种模拟锁相环电路及其信号处理方法 |
摘要 |
一种模拟锁相环电路及信号处理方法;模拟锁相环电路包括:环路滤波器,用于根据输入的信号生成模拟量的控制电压,输出给压控振荡器;压控振荡器用于根据所述控制电压调整输出时钟频率,将所述输出时钟作为反馈时钟输入给逻辑芯片;逻辑芯片用于将参考时钟和反馈时钟进行相位比较,将相位差作为第一误差信号输出;时钟保持控制电路用于采集环路滤波器输出的控制电压并处理为状态数据保存,根据状态数据生成第二误差信号;逻辑芯片还用于当参考源正常时,将第一误差信号发送给环路滤波器;当参考源丢失或劣化时,将第二误差信号发送给环路滤波器。本发明当参考时钟丢失或劣化时能够使模拟锁相环实现时钟保持功能,增强锁相环输出的稳定性。 |
申请公布号 |
CN104022778A |
申请公布日期 |
2014.09.03 |
申请号 |
CN201410289184.8 |
申请日期 |
2014.06.24 |
申请人 |
瑞斯康达科技发展股份有限公司 |
发明人 |
陈曦 |
分类号 |
H03L7/08(2006.01)I;H03L7/18(2006.01)I |
主分类号 |
H03L7/08(2006.01)I |
代理机构 |
北京安信方达知识产权代理有限公司 11262 |
代理人 |
李红爽;栗若木 |
主权项 |
一种模拟锁相环电路,包括:环路滤波器、压控振荡器;所述环路滤波器用于根据输入的信号生成模拟量的控制电压,输出给所述压控振荡器;所述压控振荡器用于根据所述环路滤波器输出的控制电压调整输出时钟频率;其特征在于,还包括:逻辑芯片、时钟保持控制电路;所述压控振荡器将所述输出时钟作为反馈时钟输入给所述逻辑芯片;所述逻辑芯片用于将参考时钟和所述反馈时钟进行相位比较,将相位差作为第一误差信号输出;所述时钟保持控制电路用于采集所述环路滤波器输出的控制电压并处理为状态数据保存,根据所述状态数据生成第二误差信号;所述逻辑芯片还用于当参考源正常时,将所述第一误差信号发送给所述环路滤波器;当参考源丢失或劣化时,将所述第二误差信号发送给所述环路滤波器。 |
地址 |
100085 北京市海淀区上地六街28号院2号楼 |