发明名称 一种快速收敛多通道时间交织模数转换器及其校准系统
摘要 本发明属于模数转换器技术领域,具体涉及一种多通道模数转换器及模数转换器的校准系统。该多通道模数转换器至少包含第一通道子模数转换器及第二通道子模数转换器,数字后台校准电路具有低通滤波器、乘法器、减法器、累加器、自适应延时步长计算器和可编程延时控制单元。且自适应延时步长计算器通过累加器与可编程延时控制单元相连,通过可编程延时单元完成对子通道模数转换器的采样时间误差的补偿。本发明通过数字后台校准电路内的自适应延时步长计算器、累加器和可编程延时控制单元对其它通道子模数转换器输出的模数转换结果进行校准,从而达到消除采样时间误差的效果,提高多通道模数转换器的分辨率。
申请公布号 CN102006073B 申请公布日期 2012.08.01
申请号 CN201010605325.4 申请日期 2010.12.24
申请人 复旦大学 发明人 任俊彦;陈迟晓;朱晓石;张逸文;余北;张鹏;叶凡;许俊;李宁
分类号 H03M1/12(2006.01)I;H03M1/10(2006.01)I 主分类号 H03M1/12(2006.01)I
代理机构 上海正旦专利代理有限公司 31200 代理人 陆飞;盛志范
主权项 一种时间交织模数转换器采样时间误差后台数字校准系统,特征在于,对于N个通道的时间交织模数转换器,N为不小于2的整数;其中第一通道为参考通道,其余N‑1个通道为待校准通道,后台数字校准系统包括2(N‑1)个相关性乘法器,(N‑1)个减法器,自适应延时步长计算器,累加器,加速收敛运算符,以及可编程延时控制单元;其中:相关性乘法器,连接于前段子模数转换电路,其中,第2i‑1,2i个相关性乘法器的输入依次是第i,i+1个通道的子模数转换器的结果,用于计算相同时刻或相邻时刻不同数字通道的输出的相关性,i是小于N的正整数;减法器,连接于前述第2i‑1和第2i个相关性乘法器,用于比较两个相关性之差;自适应延时步长计算器,是一个乘法器,它将前述减法器输出、权重加速收敛运算符计算的权重系数以及一定系数相乘,得到自适应延时步长;加速收敛运算符,连接于前述待校准通道的子模数转换器,用于计算自适应步长在该采样下的权重系数,提供给前述自适应延时步长计算器;累加器,连接于前述自适应延时步长计算器,用于累计更新采样开关延时的数字码;可编程延时控制单元,连接于前述累加器,用于依据前述累加器的输出信号改变时间待校准通道采样开关的上升沿延时。
地址 200433 上海市杨浦区邯郸路220号