摘要 |
一种数位式信号处理方法,系将内设之微程式之提取,解码以及资料之读出,演算,演算结果之写入以管线式处理执行者,其中,该数位式信号处理方法系具备:根据上述微程式之内容,各自独立产生读出资料用位址之第1乃至第3个位址产生器;将表示写入资料之写入处以及位址之写入位置资讯产生之第4个位址产生器;各自依照上述第1乃至第3个位址产生器之位址将资料读出并依照上述第4个位址产生器之位址资讯将资料写入之第1乃至第3个资料记忆器;从上述第1个资料记忆器之资料与上述第2个资料记忆器之资料所形成之第1个资料偶(data pair)及上述第3个资料记忆器之资料与乘法器之输出资料所形成之第2个资料偶之中,利用上述微程式之控制将任意之资料偶以第1个选择器群选择而对该所选择之资料偶之二个资料施行算术逻辑演算之演算器;从上述第1个资料偶与上述第3个资料记忆器之资料与上述演算器之输出资料所形成之第3个资料偶之中利用上述微程式之控制选择任意之资料偶并使上述乘法器对所选择之资料偶之二个资料施行乘法而输出之第2个选择器群;选择上述演算器之输出与上述乘法器之输出之任一方往资料汇流排输出藉以向外部电路转送资料之输出选择器;为了使输出选择器之输出与累积用加法器之累积值相加而输出并将该加法器之相加结果加以累积保持且将输出作为上述第1乃至第3个资料记忆器之写入资料转送之累积器( accumulator)为其特征者。 |