发明名称 一种高阶滤波器电路
摘要 本发明公开了一种高阶滤波器电路,包括多路选择单元(401)、第一位宽扩展单元(402)、第一缓存单元(403)、加法器(404)、移位运算单元(405)、第二缓存单元(406)、移位截断单元(407)、输出单元(408)和第二位宽扩展单元(410)。电路的数据码率为输入输出数据码率的整数倍,该整数值与滤波器阶数相等。在输入输出数据码率下每输入一次序列,电路可以在本发明电路数据码率下的设定控制节拍中完成高阶滤波功能。本发明实现高阶滤波功能时,与现有技术相比具有电路面积最小的优点,并且不会耗费控制节拍。
申请公布号 CN100533972C 申请公布日期 2009.08.26
申请号 CN200610144872.0 申请日期 2006.11.23
申请人 北京中星微电子有限公司 发明人 范志军
分类号 H03H17/02(2006.01)I 主分类号 H03H17/02(2006.01)I
代理机构 北京德琦知识产权代理有限公司 代理人 宋志强;麻海明
主权项 1、一种高阶滤波器电路,其特征在于,在完成一次高阶滤波的操作中,电路设定的控制节拍个数与滤波器的阶数相等;该电路包括:多路选择单元(401)、第一位宽扩展单元(402)、第一缓存单元(403)、加法器(404)、移位运算单元(405)、第二缓存单元(406)、移位截断单元(407)、输出单元(408)和第二位宽扩展单元(410);所述第一缓存单元(403),与多路选择单元(401)及第二位宽扩展单元(410)连接,按照一次高阶滤波操作中的设定的控制节拍,依次接收多路选择单元(401)输入的序列,并将存储的上一次高阶滤波操作中所有设定的控制节拍的输入序列,依次送入第二位宽扩展单元(410);所述第二缓存单元(406),与加法器(404)、移位运算单元(405)及移位截断单元(407)连接,按照一次高阶滤波操作中的设定的控制节拍,依次接收加法器(404)送入的序列缓存,并将存储的上一次高阶滤波操作所有设定的控制节拍中加法器(404)输出的序列,依次送入移位运算单元(405)和加法器(404),同时将存储的上一次高阶滤波操作最后一个设定的控制节拍中加法器(404)输出的序列,送入移位截断单元(407);所述多路选择单元(401),在一次高阶滤波操作中的设定的第一个控制节拍,选通系统输入序列送入第一位宽扩展单元(402)和第一缓存单元(403),在一次高阶滤波操作中的设定的其他控制节拍,选通移位截断单元(407)送入的序列送入第一位宽扩展单元(402)和第一缓存单元(403);所述第一位宽扩展单元(402),用于将多路选择单元(401)送入的序列扩展位宽,并将位宽扩展后的序列送入加法器(404);所述第二位宽扩展单元(410),用于将第一缓存单元(403)送入的序列扩展位宽,并将位宽扩展后的序列送入加法器(404),该序列与所述第一位宽扩展单元(402)进行位宽扩展后的序列具有相同的位宽;所述移位运算单元(405),接收第二缓存单元(406)送入的序列,进行移位运算后送入加法器(404);所述加法器(404),接收第一位宽扩展单元(402)、第二位宽扩展单元(410)、移位运算单元(405)和第二缓存单元(406)送入的序列进行运算,将运算结果送入第二缓存单元(406)及输出单元(408);所述移位截断单元(407),接收第二缓存单元(406)送入的序列,移位截断成与系统输入序列位宽一致的序列后送入多路选择单元(401);所述输出单元(408),在一次高阶滤波操作中的最后一个设定的控制节拍,对加法器(404)送入的序列进行选通输出。
地址 100083北京市海淀区学院路35号世宁大厦15层