发明名称 高压行译码电路
摘要 本发明公开了一种高压行译码电路,高压译码模块包括六个MOS晶体管;八个译码信号由3个输入信号译码后形成,第一和二PMOS管以及第三和四NMOS管的栅极分别连接第一至四译码信号,第五PMOS管的栅极接地,第六NMOS管的栅极连接电源电压;第五PMOS管和第六NMOS管的源极连接在一起并作为行译码信号输出端;通过第一至四译码信号控制包括有正编程电压或负擦除电压的第五至八译码信号中的一个连接到输出端。编程模式且选中时,第一和五PMOS管导通,行译码信号为正编程电压,未选中为负擦除电压;擦除模式且选中时,第三和六NMOS管导通,行译码信号为负擦除电压,未选中为正编程电压。本发明面积小。
申请公布号 CN104658604A 申请公布日期 2015.05.27
申请号 CN201510068402.X 申请日期 2015.02.10
申请人 上海华虹宏力半导体制造有限公司 发明人 王鑫
分类号 G11C16/08(2006.01)I 主分类号 G11C16/08(2006.01)I
代理机构 上海浦一知识产权代理有限公司 31211 代理人 郭四华
主权项 一种高压行译码电路,其特征在于,包括高压译码模块,所述高压译码模块包括:第一PMOS管、第二PMOS管、第三NMOS管、第四NMOS管、第五PMOS管和第六NMOS管;所述第一PMOS管的栅极连接第一译码信号,所述第二PMOS管的栅极连接第二译码信号,所述第一译码信号和所述第二译码信号互为反相,所述第一译码信号的低电平为0、高电平为正编程电压;所述第三NMOS管的栅极连接第三译码信号,所述第四NMOS管的栅极连接第四译码信号,所述第三译码信号和所述第四译码信号互为反相,所述第三译码信号的低电平为负擦除电压、高电平为电源电压;所述第五PMOS管的栅极接地,所述第六NMOS管的栅极连接电源电压;所述第一PMOS管的漏极连接第五译码信号,所述第二PMOS管的源极连接第六译码信号,所述第三NMOS管的漏极连接第七译码信号,所述第四NMOS管的源极连接第八译码信号,所述第五译码信号和所述第六译码信号的低电平都为0、高电平都为正编程电压;所述第七译码信号和所述第八译码信号的低电平都为负擦除电压、高电平都为电源电压;所述第一PMOS管的源极、所述第二PMOS管的漏极和所述第五PMOS管的漏极连接在一起,所述第三NMOS管的源极、所述第四NMOS管的漏极和所述第六NMOS管的漏极连接在一起,所述第五PMOS管的源极和所述第六NMOS管的源极连接在一起并作为行译码信号输出端;所述第一译码信号、所述第二译码信号、所述第三译码信号、所述第四译码信号、所述第五译码信号、所述第六译码信号、所述第七译码信号和所述第八译码信号都由第一输入信号、第二输入信号和第三输入信号译码后形成;所述第一输入信号和所述第二输入信号为解码信号,当所述第一输入信号和所述第二输入信号都为1时表示选中;所述第三输入信号为模式控制信号,所述第三输入信号为0时表示编程、为1时表示擦除;编程模式且选中时,所述第一PMOS管和所述第五PMOS管导通,输出的行译码信号为正编程电压;编程模式且未选中时,所述第三NMOS管和所述第六NMOS管导通或所述第四NMOS管和所述第六NMOS管导通,所述行译码信号为负擦除电压;擦除模式且选中时,所述第三NMOS管和所述第六NMOS管导通,输出的行译码信号为负擦除电压;编程模式且未选中时,所述第一PMOS管和所述第五PMOS管导通或所述第二PMOS管和所述第五PMOS管导通,所述行译码信号为正编程电压。
地址 201203 上海市浦东新区张江高科技园区祖冲之路1399号