发明名称 |
解速率匹配方法及装置 |
摘要 |
本发明实施例公开了一种解速率匹配方法及装置,所述方法包括:根据速率匹配的起始位置,确定软缓存器中的三个比特流的起点位置,并计算每个起点位置对应的输入数据的起始位置;根据所述三个比特流的起点位置,并行计算所述三个比特流解交织后的地址;对于每一个比特流,根据其解交织后的地址的比特类型,从软比特RAM中取出相应的数据进行输出;将输出的数据写入译码器的输入RAM中。本申请实施例对三个比特流采用并行的流水处理,因此实现了高速的解速率匹配,缩短了解速率匹配的处理时间,由于直接从软缓存器中读写数据,因此省去了输入缓存器与软缓存器交互时所需的时间和功率;本申请实施例节省了比特级的处理时间,降低了资源消耗。 |
申请公布号 |
CN102546082A |
申请公布日期 |
2012.07.04 |
申请号 |
CN201010603073.1 |
申请日期 |
2010.12.23 |
申请人 |
联芯科技有限公司 |
发明人 |
李依扬 |
分类号 |
H04L1/00(2006.01)I;H04L1/18(2006.01)I |
主分类号 |
H04L1/00(2006.01)I |
代理机构 |
北京集佳知识产权代理有限公司 11227 |
代理人 |
逯长明;王宝筠 |
主权项 |
一种解速率匹配方法,其特征在于,包括:根据速率匹配的起始位置,确定软缓存器中的三个比特流的起点位置,并计算每个起点位置对应的输入数据的起始位置;根据所述三个比特流的起点位置,并行计算所述三个比特流解交织后的地址;对于每一个比特流,根据其解交织后的地址的比特类型,从软比特RAM中取出相应的数据进行输出;将输出的数据写入译码器的输入RAM中。 |
地址 |
201206 上海市浦东新区明月路1258号 |