发明名称 高相噪、宽范围捷变的高频时钟电路
摘要 本实用新型涉及一种高频时钟设计电路,特别是涉及一种高相噪、宽范围捷变的高频时钟设计电路。目的是解决现有技术中高频时钟电路频率变换范围窄、相噪指标低的特点。技术方案是:高相噪、宽范围捷变高频时钟电路,包括:锁频器模块、微处理器、滤波模块、压控振荡器控制模块,微处理器与锁频器模块电连接,锁频器模块、滤波电路、压控振荡器控制模块顺序电连接,压控振荡器控制模块输出端与锁频器模块输入端电连接。本实用新型可应用于要求高相噪、宽范围捷变的高频电路场合。
申请公布号 CN201830236U 申请公布日期 2011.05.11
申请号 CN201020578277.X 申请日期 2010.10.27
申请人 四川九州电子科技股份有限公司 发明人 吴凯;李爱琴
分类号 H03L7/00(2006.01)I 主分类号 H03L7/00(2006.01)I
代理机构 成都九鼎天元知识产权代理有限公司 51214 代理人 徐宏;吴彦峰
主权项 一种高相噪、宽范围捷变高频时钟电路,其特征在于包括:锁频器模块、微处理器、滤波模块、压控振荡器控制模块,微处理器与锁频器模块电连接,锁频器模块、滤波电路、压控振荡器控制模块顺序电连接,压控振荡器控制模块输出端与锁频器模块输入端电连接。
地址 621000 四川省绵阳市科创园区九洲大道259号