发明名称 在光电器件中使用的多模式集成电路
摘要 一种多模式SerDes可以以至少两种不同光电器件架构而实现。所述串行器包括:双模式旁通块,用于允许数据信号从输入节点直接到达复用块,或者对编码的数据信号进行解码。最终动态高速复用器将两个数据信号复用为一个串行信号,或者允许单个信号通过。所述解串行器包括:输入动态高速解复用器,用于将一个串行信号解复用为两个,或者用于允许串行信号通过。提供双模式旁通块,以允许数据信号从解复用块直接到达输出节点,或者对数据信号进行编码,之后将它们提供给输出节点。
申请公布号 CN101669305A 申请公布日期 2010.03.10
申请号 CN200880013605.7 申请日期 2008.02.28
申请人 菲尼萨公司 发明人 克里斯托弗·科莱
分类号 H04B10/00(2006.01)I 主分类号 H04B10/00(2006.01)I
代理机构 北京集佳知识产权代理有限公司 代理人 潘士霖;李春晖
主权项 1.一种串行器/解串行器,被配置为支持多数据速率,所述串行器/解串行器包括:串行器部分,其包括:第一旁通级,被配置为接收多个发送信号,其中,当所述发送信号处于第一总计数据速率时,所述第一旁通级使得所述发送信号不变地通过而到达复用器级,并且当所述发送信号处于第二总计数据速率时,对发送信号进行解码;所述复用器级,与所述旁通级的输出耦合,并且被配置为接收未改变的发送信号或解码的发送信号,并且生成多个复用信号;以及动态复用器,被配置为:将两个所述复用信号组合为单个输出信号;或者取决于所述发送信号的总计数据速率而使得所述复用信号之一不变地通过作为两个或更多输出信号之一;以及解串行器部分,其包括:解复用器级,被配置为接收多个重定时信号并且对其进行解复用,所述重定时信号的数量以及解复用信号的数量取决于所述解串行器部分接收到的一个或多个接收信号的总计数据速率,所述一个或多个接收信号处于所述第一总计数据速率或所述第二总计数据速率;以及第二旁通级,与所述解复用器耦合,并且被配置为:当所述一个或多个接收信号处于所述第一总计数据速率时,使得所述解复用信号不变地通过,而当所述一个或多个接收信号处于所述第二总计数据速率时,对所述解复用信号进行编码。
地址 美国加利福尼亚州