发明名称 用于控制或调节至少部分安全关键处理的微处理器系统
摘要 用于控制或调节至少部分安全关键处理的微处理器系统。一种用于控制或调节至少部分安全关键处理的微处理器系统(50),其包含:集成在芯片封装内的两个处理单元(1,2);第一与第二总线系统;第一总线系统上的至少一个全存储器(7);第二总线系统上的至少一个测试数据存储装置(51),其具有与第一总线系统上的全存储器相比减小的存储范围,且其中存储联系到第一总线系统上的存储器(7)中的数据的测试数据,总线系统包含比较和/或驱动器部件,该部件允许两个总线系统之间的数据交换和/或数据比较,且硬件测试数据产生器(4)至少被布置在第二总线系统上,在这种情况下,第一总线上的全存储器的至少一部分附加地使用第一总线上的测试数据以及另一测试数据存储装置(5)进行备份。本发明还涉及上述微处理器系统在机动车控制器中的应用。
申请公布号 CN101243401A 申请公布日期 2008.08.13
申请号 CN200680029480.8 申请日期 2006.08.02
申请人 大陆-特韦斯贸易合伙股份公司及两合公司 发明人 W·法伊;A·基施鲍姆;A·特雷斯科夫
分类号 G06F11/10(2006.01);G06F11/16(2006.01) 主分类号 G06F11/10(2006.01)
代理机构 北京市中咨律师事务所 代理人 杨晓光;于静
主权项 1.一种用于控制或调节至少部分安全关键处理的微处理器系统(50),其包含:集成在芯片封装内的两个中央处理单元(1,2);第一与第二总线系统;第一总线系统上的至少一个全存储器(7);第二总线系统上的至少一个测试数据存储装置(51),其具有与第一总线系统上的全存储器相比减小的存储范围,且其中存储联系到第一总线系统上的存储器(7)中的数据的测试数据,总线系统包含比较和/或驱动器部件,该部件允许两个总线系统之间的数据交换和/或数据比较,且硬件测试数据产生器(4)至少被布置在第二总线系统上,该微处理器系统的特征在于,第一总线上的全存储器的至少一部分附加地借助第一总线上的测试数据以及另一测试数据存储装置(5)进行备份。
地址 德国法兰克福