发明名称 表示装置及び薄膜トランジスタ基板
摘要 薄膜トランジスタ(100)を有する画素回路(31)を備える表示装置であって、薄膜トランジスタ(100)は、ゲート電極(120)と、ゲート電極(120)の上方に形成された半導体層(140)と、ゲート電極(120)と半導体層(140)との間に形成されたゲート絶縁層(130)と、半導体層(140)上に形成されたチャネル保護層(150)と、チャネル保護層(150)の上方に形成された、半導体層(140)と電気的に接続されるソース電極(160s)及びドレイン電極(160d)とを備え、ソース電極(160s)及びドレイン電極(160d)は、互いに異なる層に形成されている。
申请公布号 JPWO2015107606(A1) 申请公布日期 2017.03.23
申请号 JP20150557597 申请日期 2014.12.22
申请人 株式会社JOLED 发明人 小野 晋也
分类号 H01L29/786;G02F1/1368;G09F9/30;H01L21/336;H01L27/32;H01L51/50 主分类号 H01L29/786
代理机构 代理人
主权项
地址